中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > SHARC處理器的起源和演進(jìn)

        SHARC處理器的起源和演進(jìn)

        作者:Paul Wheeler GP-DSP部日本區(qū)域總監(jiān) 時(shí)間:2009-09-25 來(lái)源:電子產(chǎn)品世界 收藏

          1. 引言

        本文引用地址:http://www.antipu.com.cn/article/98491.htm

          說(shuō)到要求超高性能的前沿應(yīng)用,就不得不提起公司的。隨著更高動(dòng)態(tài)范圍、更高性能和更低成本等市場(chǎng)壓力的與日俱增,各種應(yīng)用對(duì)浮點(diǎn)的需求也在不斷增加。本文將介紹第一款背后的歷史,并討論其架構(gòu)的創(chuàng)新,這使得這款處理器在18年的數(shù)字信號(hào)處理歷史中一直處于領(lǐng)先的地位。

          2.處理器的歷史——第一步

          “SHARC”是超級(jí)哈佛架構(gòu)(Super Harvard ARChitecture)的縮寫(xiě),是公司為他們的浮點(diǎn)處理器起的名字。SHARC處理器在標(biāo)準(zhǔn)哈佛架構(gòu)基礎(chǔ)上作了改進(jìn),不僅方便了PM(程序存儲(chǔ)器)總線(xiàn)上的數(shù)據(jù)傳送,并通過(guò)增加一個(gè)指令緩存優(yōu)化了基于緊密循環(huán)的計(jì)算過(guò)程的吞吐性能。改進(jìn)后的架構(gòu)能夠同時(shí)存取數(shù)據(jù)和系數(shù),并同時(shí)從指令緩存執(zhí)行所選的指令,從而高效地實(shí)現(xiàn)了處理器的三總線(xiàn)操作模式。

          大家知道,SHARC處理器最早起源于A(yíng)DSP-21020。這個(gè)浮點(diǎn)單指令單數(shù)據(jù)(SISD)DSP實(shí)際上是一個(gè)不帶嵌入式存儲(chǔ)器或外設(shè)的獨(dú)立計(jì)算內(nèi)核。PM和DM(數(shù)據(jù)存儲(chǔ)器)存儲(chǔ)空間是通過(guò)連接到SRAM芯片的外部總線(xiàn)進(jìn)行訪(fǎng)問(wèn)的,通過(guò)JTAG接口對(duì)處理器進(jìn)行編程和調(diào)試。

          

         

          ADSP-21020可以在33MHz時(shí)鐘頻率下工作,執(zhí)行單周期指令。ADSP-21020可以利用80位累加器完成32位或40位浮點(diǎn)和32位定點(diǎn)運(yùn)算,是公司在1991年推向市場(chǎng)的突破性產(chǎn)品。這種內(nèi)核技術(shù)是ADI公司對(duì)浮點(diǎn)性能和創(chuàng)新做出承諾的起始點(diǎn)。

          


        上一頁(yè) 1 2 3 4 5 6 7 8 9 10 下一頁(yè)

        關(guān)鍵詞: ADI SHARC 處理器

        評(píng)論


        相關(guān)推薦

        技術(shù)專(zhuān)區(qū)

        關(guān)閉