中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 一種SoC芯片在Magma Talus下的物理實現(xiàn)

        一種SoC芯片在Magma Talus下的物理實現(xiàn)

        作者: 時間:2010-04-22 來源:網(wǎng)絡(luò) 收藏

        摘要

        本文介紹了一種芯片架構(gòu),及其在0.18um CMOS工藝上以talus為主導(dǎo)EDA工具的物理實現(xiàn)。該芯片包含41個時鐘域,4種低功耗工作模式,2個相互隔離的1.8v內(nèi)部電源域,約有65萬個標(biāo)準(zhǔn)單元,94個宏模塊,250個pad,合計約900萬個邏輯等效門,3600萬個晶體管,芯片面積10.5mmx10.5mm。

        關(guān)鍵字索引: 約束設(shè)計、布局規(guī)劃、時鐘樹設(shè)計

        第一章 芯片結(jié)構(gòu)及物理實現(xiàn)流程介紹

        該芯片主要由32位處理器、靜態(tài)隨機(jī)存儲器、以太網(wǎng)MAC接口、SPI接口、USB1.1 Device接口、USART同異步通信接口、SCI智能卡接口、片外存儲器控制器等模塊組成。該芯片具備高處理能力、低功耗等特點。其結(jié)構(gòu)框圖如圖1所示:

        圖1 芯片的結(jié)構(gòu)框圖

        我們采用以工具為主,Mentor、Cadence、Synopsys工具為輔的工具套件來完成RTL2GDSII的整個后端流程,如圖2所示:

        圖2 后端實現(xiàn)流程

        邏輯實現(xiàn)階段:用 Blast Rtl 來進(jìn)行邏輯綜合,綜合完成后利用Mentor DFT進(jìn)行掃描鏈的插入。

        某算法模塊在進(jìn)行物理綜合時,無論采取何種措施(包括優(yōu)化宏模塊位置,添加blockage,加大庫單元的outline尺寸等),std cell 部分的Congestion都很嚴(yán)重,如圖3所示。而采用 Blast Rtl進(jìn)行邏輯綜合,再采用Magma Vortex來進(jìn)行物理綜合時,std cell部分的congestion可以消除。

        圖3 某算法模塊congestion圖

        物理實現(xiàn)階段:用Magma Vortex來進(jìn)行布局規(guī)劃和電源網(wǎng)絡(luò)規(guī)劃、物理綜合、時鐘樹插入及布線工作。

        在整個實現(xiàn)過程中,我們采用Magma工具內(nèi)嵌的靜態(tài)時序分析引擎和RC參數(shù)提取引擎來進(jìn)行MMMC(Multi-Mode Multi-Corner,多模式多功能角)時序分析,參數(shù)提取,信號完整性的分析、避免和修復(fù)工作;使用Quartz Rail工具來進(jìn)行功耗分析,以及包括電子遷移和電壓降在內(nèi)的電源完整性分析。


        上一頁 1 2 3 4 5 下一頁

        關(guān)鍵詞: Magma Talus SoC

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉