中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 約束設(shè)置與邏輯綜合在SoC設(shè)計中的應(yīng)用

        約束設(shè)置與邏輯綜合在SoC設(shè)計中的應(yīng)用

        作者: 時間:2010-09-16 來源:網(wǎng)絡(luò) 收藏

          摘 要: 介紹了設(shè)計中的應(yīng)用,并以一款芯片ZSU32的設(shè)計為例,詳細(xì)討論了系統(tǒng)芯片的策略。

          系統(tǒng)芯片是目前超大規(guī)模集成電路設(shè)計的發(fā)展趨勢,其集成度高、功能復(fù)雜、時序要求嚴(yán)格。是SoC設(shè)計不可缺少的一環(huán),它是將抽象的以硬件描述語言所構(gòu)造的模型轉(zhuǎn)化為具體的門級電路網(wǎng)表的過程。邏輯綜合的質(zhì)量直接影響芯片所能達(dá)到的性能,因而在綜合過程中必須根據(jù)設(shè)計要求在時序、面積和功耗方面設(shè)置正確的約束。

          本文針對中山大學(xué)ASIC設(shè)計中心自主開發(fā)的一款系統(tǒng)芯片ZSU32,以Synopsys公司的Design Compiler為綜合工具,探索了對SoC芯片進(jìn)行綜合的設(shè)計流程和方法,特別對綜合過程的時序約束進(jìn)行了詳細(xì)討論,提出了有效的綜合方案。

          1 時序約束原理

          同步電路是大多數(shù)集成電路系統(tǒng)的主流選擇。同步電路具有工作特性簡單、步調(diào)明確、抗干擾能力強(qiáng)等特點(diǎn)。但是,因?yàn)樗械臅r序元件受控于一個特定的時鐘,所以數(shù)據(jù)的傳播必須滿足一定的約束以便能夠保持與時鐘信號步調(diào)一致。

          圖1是一個典型的局部路徑,它需要滿足兩方面的條件:防止數(shù)據(jù)太遲到達(dá)目的寄存器導(dǎo)致數(shù)據(jù)不能正確保存;防止新的數(shù)據(jù)過早到達(dá)導(dǎo)致覆蓋了前一數(shù)據(jù)。

        約束設(shè)置與邏輯綜合在SoC設(shè)計中的應(yīng)用

          設(shè)置建立時間(setup time)約束可以滿足第一個條件:

        約束設(shè)置與邏輯綜合在SoC設(shè)計中的應(yīng)用


        上一頁 1 2 3 4 5 6 下一頁

        關(guān)鍵詞: SoC 約束設(shè)置 邏輯綜合

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉