中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 微處理器和JTAG總線橋接接口(06-100)

        微處理器和JTAG總線橋接接口(06-100)

        —— 微處理器和JTAG總線橋接接口
        作者: 時間:2008-04-10 來源:電子產(chǎn)品世界 收藏

          數(shù)字邏輯設(shè)計人員在實現(xiàn)設(shè)計目標(biāo)時有不少工具可用。為適應(yīng)所需的大量邏輯數(shù)和數(shù)據(jù)率,設(shè)計人員可選用。在相對小的空間內(nèi),以多引腳數(shù)封裝提供巨大數(shù)量的數(shù)字邏輯門。

        本文引用地址:http://www.antipu.com.cn/article/81431.htm

          在印刷電路板(PCB)放置多個多引腳和其他器件,確保所有互連的完整無損是比較困難的。在制造中用X射線技術(shù)可以檢驗大概的互連問題, 而需要更精確的方法來檢測制造、調(diào)試和復(fù)雜PCB更換的互連問題。

          一種方法是(IEEE1149.1)技術(shù)。(聯(lián)合測試行動組)功能包括基本的輸入/輸出邊界掃描控制(由1149.1規(guī)范確定)以及內(nèi)部資源的重新編程性和控制。數(shù)字設(shè)計中所用的很多元件都具有性能。可用JTAG提供調(diào)試接入。FPGA和CPLD可用JTAG編程。這些JTAG性能為制造、設(shè)計和服務(wù)人員提供一個強有力的生產(chǎn)高質(zhì)量板的工具。

          在系統(tǒng)中實現(xiàn)JTAG控制邏輯時,考慮DFT(design-for-test),而這與一般的FPGA設(shè)計技術(shù)是矛盾的。

          DFT設(shè)計考慮包括:

          ·主要的測試/調(diào)試能力必須與系統(tǒng)開發(fā)每個階段的FPGA功能無關(guān)。

          ·FPGA需要在現(xiàn)場更新測試控制邏輯,并且在重新編程期間應(yīng)變得不起作用。假若希望系統(tǒng)是“5個9”(99.999%)可用的,則需要另一種FPGA結(jié)構(gòu)。

          ·FPGA通常是JTAG掃描鏈的部分,而且感興趣的是FPGA互連的檢驗。FTAG控制邏輯不能置FPGA進入測試模式,并同時工作在非測試模式。

          一個小的定制非易失性的即時接通可編程邏輯(PLD)能很好的適合系統(tǒng)DFT考慮。這樣的一種器件可提供足夠的邏輯和足夠的I/O組,使其容易調(diào)試和接口到JTAG,以便提供測試性、重新可編程性的控制功能性。這使得小的PLD成為板測試無故障的理想元件。

          典型的PCB測試結(jié)構(gòu)

          JTAG的主要用途集成在制造測試。它對開發(fā)環(huán)境有損害,它主要是處理任務(wù)而不是制造級連接性測試。圖1示出典型的PCB測試結(jié)構(gòu)。


        上一頁 1 2 3 4 5 下一頁

        關(guān)鍵詞: FPGA 微處理器 JTAG

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉