中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 網(wǎng)絡與存儲 > 業(yè)界動態(tài) > HBM4標準,正式發(fā)布

        HBM4標準,正式發(fā)布

        作者: 時間:2025-04-18 來源:全球半導體觀察 收藏

        4月16日,微電子行業(yè)標準制定者JEDEC固態(tài)技術(shù)協(xié)會正式發(fā)布了備受業(yè)界期待的標準。

        本文引用地址:http://www.antipu.com.cn/article/202504/469536.htm

        標準作為先前HBM3標準的升級版,將進一步提升數(shù)據(jù)處理速率,同時保持更高帶寬、更高能效及每顆芯片/堆疊的容量等基本特征。

        帶來的改進對于需要高效處理大型數(shù)據(jù)集和復雜計算的應用至關(guān)重要,例如生成式人工智能(AI)、高性能計算、高端顯卡和服務器。

        據(jù)介紹,與此前的版本相比,HBM4標準在帶寬、通道數(shù)、功耗、容量等多方面進行了改進。具體來看:

        ●增加帶寬:通過2048位接口,傳輸速度高達8Gb/s,HBM4可將總帶寬提高至2TB/s。

        ●通道數(shù)加倍:HBM4將每個堆疊的獨立通道數(shù)加倍,從16個通道(HBM3)增加到32個通道,每個通道包含2個偽通道。這為設計人員提供了更大的靈活性。

        ●能效提升:支持供應商特定的VDDQ(0.7V、0.75V、0.8V或0.9V)和VDDC(1.0V或1.05V)電壓級別,從而降低功耗并提高能源效率。

        ●兼容性和靈活性:HBM4接口定義確保與現(xiàn)有HBM3控制器的向后兼容性,從而允許在各種應用中實現(xiàn)無縫集成和靈活性,并允許單個控制器在需要時同時與HBM3和HBM4配合使用。

        ●定向刷新管理(DRFM:Directed Refresh Management):HBM4采用定向刷新管理(DRFM),以提高行錘緩解(row-hammer)能力和可靠性、可用性和可服務性(RAS)。

        ●容量:HBM4支持4高、8高、12高和16高DRAM堆棧配置,具有24Gb或32Gb芯片密度,可提供64GB(32Gb 16高)的更高立方體密度。

        JEDEC HBM小組委員會主席兼NVIDIA技術(shù)營銷總監(jiān)Barry Wagner 表示,高性能計算平臺正在快速發(fā)展,需要在內(nèi)存帶寬和容量方面進行創(chuàng)新。HBM4標準旨在推動AI和其他加速應用在高效、高性能計算方面的飛躍。



        關(guān)鍵詞: HBM4

        評論


        技術(shù)專區(qū)

        關(guān)閉