中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 日月光推出業(yè)界首創(chuàng)FOCoS扇出型封裝技術

        日月光推出業(yè)界首創(chuàng)FOCoS扇出型封裝技術

        作者: 時間:2022-11-06 來源:全球半導體觀察 收藏

        11月4日,半導體宣布,先進封裝VIPack平臺推出業(yè)界首創(chuàng)的(Fan Out Chip on Substrate),主要分為Chip First(-CF))以及Chip Last(-CL)兩種解決方案,可以更有效提升高性能計算的性能。

        本文引用地址:http://www.antipu.com.cn/article/202211/440084.htm

        表示,隨著芯片互連的高密度、高速和低延遲需求不斷增長,F(xiàn)OCoS-CF和FOCoS-CL解決方案是更高層級的創(chuàng)新封裝技術。FOCoS-CF和FOCoS-CL方案解決傳統(tǒng)覆晶封裝將系統(tǒng)單芯片(SoC)組裝在基板上的局限性,將兩個或多個芯片重組為扇出模組(fan out module),再置于基板上實現(xiàn)多芯片以及小芯片(Chiplet)的整合。封膠體分隔重布線層(Encapsulant-separated RDL)是一種Chip First技術,有助于解決傳統(tǒng)重組晶圓制程技術中的芯片放置和設計規(guī)則的相關問題。

        據悉,F(xiàn)OCoS-CF利用封膠體分隔重布線層改善芯片封裝交互作用(Chip Package Interaction , CPI),在RDL制造階段減低芯片應力上的風險以及提供更好的高頻信號完整性。還可改善高階芯片設計規(guī)則,通過減少焊墊間距提高到現(xiàn)有10倍的I/O密度,同時可整合不同節(jié)點和不同晶圓廠的芯片。

        數據顯示,F(xiàn)OCoS-CL對于整合高頻寬存儲(High Bandwidth Memory,HBM)特別有效益,這也是極其重要的技術領域,能夠優(yōu)化功率效率并節(jié)省空間。隨著HPC、服務和網絡市場對HBM 的需求持續(xù)增長,F(xiàn)OCoS-CL提供關鍵的性能和空間優(yōu)勢。




        評論


        技術專區(qū)

        關閉