中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > SoC技術在FC芯片設計中的應用

        SoC技術在FC芯片設計中的應用

        作者: 時間:2012-04-20 來源:網(wǎng)絡 收藏

        FC收發(fā)通道模塊的設計

        功能概述

        該模塊主要完成FC-2層幀的收發(fā),包括:完成SERDES(串-并互相轉(zhuǎn)換模塊)與光電接口的連接、完成FC-1層的8b/10b編解碼、FC-2層幀級的CRC校驗和FC有序集碼的譯碼;同時利用內(nèi)置存儲器構成FIFO與FC芯片后端模塊進行數(shù)據(jù)交換的緩沖區(qū)。

        組成結構

        該模塊分為“FC發(fā)送通道”和“FC接收通道”,如圖5所示。在收發(fā)通道之間提供多種自環(huán)測試的通路(未在圖中標出)。

        “FC發(fā)送通道”主要由以下單元組成:

        (1)并-串轉(zhuǎn)化單元;

        (2)發(fā)送時鐘鎖相環(huán);

        (3)8b/10b編碼單元;

        (4)CRC校驗生成單元;

        (5)TX-FIFO發(fā)送控制單元;

        (6)TX-FIFO數(shù)據(jù)輸入緩沖單元;

        (7)自環(huán)控制單元。

        “FC接收通道”主要由以下單元組成:

        (1)串-并轉(zhuǎn)化單元;

        (2)接收時鐘鎖相環(huán);

        (3)時鐘恢復單元;

        (4)同步檢測單元;

        (5)有序集譯碼單元;

        (6)8b/10b解碼單元;

        (7)CRC校驗單元;

        (8)RX-FIFO發(fā)送控制單元;

        (9)RX-FIFO數(shù)據(jù)輸出緩沖單元;

        (10)自環(huán)控制單元。

        27.jpg
        圖5 FC通道結構框圖



        評論


        相關推薦

        技術專區(qū)

        關閉