asic ip核 文章 進(jìn)入asic ip核技術(shù)社區(qū)
基于FPGA IP核的線性調(diào)頻信號脈沖壓縮
- 近年來,隨著現(xiàn)場可編程門陣列(FPGA)在雷達(dá)信號處理中的廣泛應(yīng)用以及FPGA芯片技術(shù)的發(fā)展,為大家提供了一種較好...
- 關(guān)鍵字: 調(diào)頻信號 IP核 脈沖壓縮
線性調(diào)頻信號基于FPGA IP核的脈沖壓縮設(shè)計
- 摘要:為實現(xiàn)線性調(diào)頻信號的數(shù)字脈沖壓縮,設(shè)計一個FPGA硬件平臺,并著重提出一種基于FPGA IP核的脈沖壓縮設(shè)計方法。針對脈沖壓縮進(jìn)行了理論分析和Matlab仿真,設(shè)計完成后對系統(tǒng)軟、硬件進(jìn)行了全面測試,并根據(jù)實測數(shù)
- 關(guān)鍵字: FPGA 線性調(diào)頻信號 IP核 脈沖壓縮
萊迪思和FLEXIBILIS推出首個FPGA以太網(wǎng)交換IP核
- 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)和Flexibilis Oy今日宣布了即可獲取Flexibilis以太網(wǎng)交換(FES)IP核。三速(10Mbps/100Mbps/1Gbps)FES IP核工作在以太網(wǎng)第2層,每個端口具有Gigabit的轉(zhuǎn)換能力。支持Gigabit光纖和Gigabit雙絞線銅以太網(wǎng)接口。支持的服務(wù)質(zhì)量高達(dá)每端口四個隊列。
- 關(guān)鍵字: LSCC FES – HSR IP核
數(shù)字下變頻器中坐標(biāo)變換模塊的ASIC實現(xiàn)
- 1.引言數(shù)字下變頻(DDC)技術(shù)是軟件無線電接收機的核心技術(shù)。其基本功能是從輸人的寬帶高速數(shù)字信號...
- 關(guān)鍵字: 數(shù)字下變頻 DDC ASIC 坐標(biāo)變換
賽靈思變革生態(tài)系統(tǒng)加速可編程平臺主流應(yīng)用進(jìn)程
- 日前, 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX))宣布,為建立新的 FPGA 應(yīng)用市場, 賽靈思公司將通過其開放式平臺以及對業(yè)界重要標(biāo)準(zhǔn)的支持變革生態(tài)系統(tǒng), 推動賽靈思聯(lián)盟計劃向縱深層次發(fā)展。作為該計劃的一部分, 賽靈思將幫助 FPGA 用戶根據(jù)其具體的設(shè)計與開發(fā)要求更方便快捷地找到理想的合作伙伴, 同時提升客戶與賽靈思聯(lián)盟計劃成員合作時的滿意度和質(zhì)量。 賽靈思合作伙伴生態(tài)系統(tǒng)及聯(lián)盟高級總監(jiān) Dave Tokic 指出: “客戶開始越來
- 關(guān)鍵字: Xilinx ASIC ASSP
三大系列28nm器件成功融入主流高端ASIC和ASSP市場

- 自上世紀(jì)80年代中期FPGA作為1,500 ASIC等效門器件首次進(jìn)入市場以來,F(xiàn)PGA已經(jīng)取得了長足的發(fā)展。二十年后,隨著賽靈思新款7系列的推出,F(xiàn)PGA準(zhǔn)備實踐其曾經(jīng)的承諾,即在某天完全取代ASIC,成為電子行業(yè)的主流邏輯IC。隨著7系列FPGA的推出,通過更低的傳統(tǒng)上由ASIC和ASSP占據(jù)主要地位的中低批量應(yīng)用市場的總擁有成本,同時為大批量應(yīng)用市場提供等同的總擁有成本,賽靈思進(jìn)而從PLD生產(chǎn)商搖身一變成為了一流的邏輯IC供應(yīng)商。另外,這種總擁有成本上的優(yōu)勢與傳統(tǒng)上FPGA能夠加速產(chǎn)品面市和降低
- 關(guān)鍵字: Xilinx 28nm ASIC ASSP
Tensilica成首家獲DTS廣播認(rèn)證的音頻IP核供應(yīng)商
- Tensilica日前宣布,成為首家獲得DTS廣播和DTS DMP(數(shù)字媒體播放器)認(rèn)證的音頻IP(自主知識產(chǎn)權(quán))核供應(yīng)商。該項認(rèn)證基于Tensilica HiFi 2和HiFi EP音頻DSP(數(shù)字信號處理器)IP核以及優(yōu)化的軟件程序,為開發(fā)人員提供了經(jīng)過驗證的SoC(片上系統(tǒng))解決方案,可縮短新的全兼容設(shè)計的面市時間。Tensilica也曾于2009年9月成為首家獲得DTS-HD Master Audio認(rèn)證的IP核供應(yīng)商。
- 關(guān)鍵字: Tensilica IP核
ASIC原型驗證板DDR2 速率再攀高峰

- 唐芯微電子(Infix-IP)Altera Stratix IV 530/820 FPGA單顆(MB3100-A5/8)和雙顆(D-MB3100A)原型驗證平臺半年來在用戶項目使用中,從性能、價格、穩(wěn)定性來說已得到了用戶的很高評價,當(dāng)然,唐芯微人還是不失抓住每一次售后機會,把握用戶提出的問題和建議,配合用戶完成項目的同時對這款產(chǎn)品進(jìn)行一次次優(yōu)化修正,不但用戶對唐芯微電子售后服務(wù)有了更進(jìn)一步體會,而且?guī)醉椉夹g(shù)成果的突破也讓用戶刮目相看。 比如,在這一定要再提一下的是,經(jīng)過唐芯微(Infix-IP)
- 關(guān)鍵字: 唐芯微電子 ASIC
SOPC設(shè)計中自定義IP的開發(fā)

- 1? SOPC技術(shù)與IP核 SOPC的主要思想是提供一個IP庫,用戶從IP庫中選擇IP核來組裝系統(tǒng),因此IP核是SOPC設(shè)計的關(guān)鍵技術(shù)之一。雖然IP核一詞在眾多場合被使用,但它并沒有一個統(tǒng)一的定義。從概念上可以這樣理解它:IP核是指將一些在數(shù)字電路中常用但比較復(fù)雜的功能塊,如FIR濾波器、SDRAM控制器、UART控制器等設(shè)計成可修改參數(shù)的模塊,讓其他用戶可以直接調(diào)用這些模塊,這樣就大大減輕了工程師的負(fù)擔(dān),避免重復(fù)勞動,縮短系統(tǒng)開發(fā)時間。
- 關(guān)鍵字: SOPC IP核
asic ip核介紹
您好,目前還沒有人創(chuàng)建詞條asic ip核!
歡迎您創(chuàng)建該詞條,闡述對asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
