中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > FPGA電路設(shè)計: 如何應(yīng)對電源相關(guān)問題的挑戰(zhàn)

        FPGA電路設(shè)計: 如何應(yīng)對電源相關(guān)問題的挑戰(zhàn)

        作者: 時間:2010-06-17 來源:網(wǎng)絡(luò) 收藏

          首先按照 圖2 所示,為電路設(shè)置上電時序,VINTF 最早打開輸出,VCCINT 在VCCO 之前1毫秒打開供電:

        N6705A上電序列設(shè)置屏


          圖2 N6705A上電序列設(shè)置屏

          在此供電情況下,可以看到內(nèi)核消耗的電流 ICCINT 在上電過程中產(chǎn)生一個明顯的脈沖尖峰,如圖3 所示:


          圖3 內(nèi)核VCCINT在上電過程中所消耗的電流波形ICCINT

          按圖4 所示重新改變上電時序,使VCCINT上電輸出滯后于VCCAUX 1毫秒,此時可以看到ICCINT 電流波形中脈沖尖峰已經(jīng)消失。


          圖4 調(diào)整上電時序后,ICCINT 的電流波形



        關(guān)鍵詞: FPGA 電路設(shè)計 電源

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉