中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于CPLD的片內(nèi)環(huán)形振蕩器的設(shè)計(jì)方案

        基于CPLD的片內(nèi)環(huán)形振蕩器的設(shè)計(jì)方案

        作者: 時間:2010-11-30 來源:網(wǎng)絡(luò) 收藏

          表1列出了以EPM7128LC84-15為目標(biāo)芯片、采用Tektronic TDS2012示波器對用不同門數(shù)實(shí)現(xiàn)的片內(nèi)振蕩器的測試數(shù)據(jù)。F1和F2分別表示片內(nèi)振蕩器輸出和二分頻輸出的測量數(shù)據(jù)。圖4給出了測量數(shù)據(jù)的曲線。

          表1數(shù)據(jù)表明,通過增加門電路的數(shù)量可以有規(guī)律地減小振蕩電路的工作頻率,由每個邏輯單元實(shí)現(xiàn)的門電路單元延時tpd在7.5~10ns之間。

          本文介紹的基于的片內(nèi)振蕩器設(shè)計(jì)方法,在改變該振蕩器電路中門電路數(shù)量時,可以有規(guī)律地將振蕩頻率控制在8MHz~62MHz范圍內(nèi)。振蕩器的片內(nèi)設(shè)計(jì)使基于的片上系統(tǒng)()設(shè)計(jì)無需外接時鐘信號源,加大了系統(tǒng)的集成度并降低了設(shè)計(jì)成本。本方法有很大的通用性,可以方便地在不同芯片間移植。仿真和測試數(shù)據(jù)表明該設(shè)計(jì)方法具有正確性和可行性。


        上一頁 1 2 3 下一頁

        關(guān)鍵詞: CPLD 環(huán)形振蕩器 SoC

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉