中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 三星 Exynos 2400 芯片將采用 FOWLP 封裝工藝

        三星 Exynos 2400 芯片將采用 FOWLP 封裝工藝

        作者: 時間:2023-11-16 來源:SEMI 收藏

        據(jù)外媒報道,近日,公司已經(jīng)完成了扇出晶圓級封裝(FOWLP)工藝的驗證,并已經(jīng)開始向客戶交付產(chǎn)品,而首款采用該封裝工藝的芯片,會是明年搭載在 Galaxy S24 / S24+ 手機中的 Exynos 2400 芯片。

        本文引用地址:http://www.antipu.com.cn/article/202311/452960.htm

        據(jù)悉,F(xiàn)OWLP 技術(shù)被認(rèn)為是提高半導(dǎo)體芯片性能的關(guān)鍵技術(shù),也是追趕臺積電的重要法寶之一。

        據(jù)了解, 目前半導(dǎo)體芯片封裝主流需要芯片連接到PCB(印刷電路板)上來堆疊它們,而FOWLP不需要 PCB,因為芯片直接連接到晶圓上,與目前使用的FC-BGA(Flip Chip-Ball Grid Array)芯片封裝技術(shù)相比,使用FOWLP的芯片尺寸縮小了40%,厚度減少了30%,性能提高了15%。



        關(guān)鍵詞: 三星 晶圓封裝 fowlp

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉