中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于Simulink的數(shù)字下變頻器設(shè)計及其FPGA實現(xiàn)

        基于Simulink的數(shù)字下變頻器設(shè)計及其FPGA實現(xiàn)

        作者: 時間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

        中一個重要組成部分,實現(xiàn)將高速ADC轉(zhuǎn)換后的數(shù)字信號進行抽取和濾波,得到低速的數(shù)字基帶信號。針對傳統(tǒng)模擬接收機系統(tǒng)帶寬較窄,系統(tǒng)體積大,同時缺少靈活性的缺點,本文利用MATLAB的工具箱結(jié)合Altera公司的DspBuilder軟件,仿真和設(shè)計了一體積較小(只需要一片F(xiàn)PGA)、可靈活配置的中頻數(shù)字寬帶接收機,并進行了FPGA的硬件實現(xiàn)。實驗結(jié)果表明:設(shè)計的數(shù)字中頻接收機具有系統(tǒng)帶寬較寬,體積較小,可以進行靈活的配置,能滿足不同的性能要求等優(yōu)點。

        基于器設(shè)計及其FPGA實現(xiàn).pdf

        本文引用地址:http://www.antipu.com.cn/article/201706/349144.htm



        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉