中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的混合擴頻發(fā)射機設計與實現(xiàn)

        基于FPGA的混合擴頻發(fā)射機設計與實現(xiàn)

        作者: 時間:2012-03-30 來源:網(wǎng)絡 收藏

        3.2 組幀模塊的驗證
        組幀模塊比較簡單,狀態(tài)標識通過外界輸入,且長度要求為31b。此模塊的輸入數(shù)據(jù)為上面編碼模塊的輸出數(shù)據(jù)。仿真結果如圖9所示,從frame_valid為高電平開始,輸出12 b的“1”的導頻碼;后面是7 b的幀同步碼——巴克碼;之后,將部分狀態(tài)標識數(shù)據(jù)與卷積編碼器的輸出數(shù)據(jù)1,1,1,0,1,1,1,1,0,0,0,1,1,1,0,0,1,1,1,0,…依次輸出;最后輸出剩余狀態(tài)標識數(shù)據(jù)。
        3.3 擴頻模塊的驗證
        擴頻實現(xiàn)原理:輸入數(shù)據(jù)與擴頻碼進行異或運算,需要一個異或運算器,如圖10所示。

        本文引用地址:http://www.antipu.com.cn/article/190567.htm

        k.jpg


        圖10中clk:時鐘信號,異或運算器在其上升沿處數(shù)據(jù)采樣。
        frame_data:異或運算器的數(shù)據(jù)輸入端口,其位寬為1b。
        frame_valid:輸入數(shù)據(jù)的有效標志位。
        gold_valid:GOLD碼輸出有效標志位。
        gold_data:GOLD碼。
        goldout_valid:輸出數(shù)據(jù)有效標志位。
        gold_out:異或運算器輸出端口,其位寬為1b。
        擴頻模塊的輸入數(shù)據(jù)為組幀模塊輸出的數(shù)據(jù),碼為GOLD碼。仿真結果如圖11所示,clk16_31是采樣時鐘,frame_out是數(shù)據(jù)輸入,gold是GOLD碼輸入,out為輸出。

        l.jpg


        3.4 調制模塊的驗證
        由于是驗證模塊的正確性,因此時鐘與數(shù)據(jù)都是隨便取的。將程序下載到平臺上,通過SignalTapⅡ捕捉數(shù)據(jù)。結果如圖12所示,clk1M是輸入數(shù)據(jù),out是MSK調制的輸出結果。

        4 結語
        是整個發(fā)射機的核心,且的可編程性使電路的設計更具靈活性。本文即是以FPGA為硬件設計平臺,QuartusⅡ為設計工具設計實現(xiàn)的一種直擴/跳頻發(fā)射系統(tǒng)。給出了發(fā)射機的系統(tǒng)模型,以及各個模塊的設計原理和仿真波形。仿真結果表明該FPGA設計是正確可行的,加入了擴頻模塊,使得整個系統(tǒng)具有較高的性能指標,輸出穩(wěn)定無毛刺。


        上一頁 1 2 3 4 下一頁

        評論


        相關推薦

        技術專區(qū)

        關閉