中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 借助智能DAQ, 獲得高級數(shù)據(jù)采集技術(shù)

        借助智能DAQ, 獲得高級數(shù)據(jù)采集技術(shù)

        作者: 時間:2010-04-13 來源:NI公司 收藏

         

        本文引用地址:http://www.antipu.com.cn/article/107898.htm

          

         

          圖21. 通過DMA FIFO和位組裝實現(xiàn)的 FPGA程序框圖

          所有的DMA FIFO數(shù)據(jù)傳輸寬度均為32位;因此,當其傳遞源自16位模擬輸入通道的數(shù)據(jù)時,往往能夠合并2路通道或2個樣本上的數(shù)據(jù)再進行傳輸,從而提高帶寬使用 率。 這即是圖21所展現(xiàn)的位組裝。當數(shù)據(jù)被直接傳遞到主控計算機的內(nèi)存后,便可通過在Windows環(huán)境下運行的 主接口函數(shù)接受讀取(圖22)。

          

         

          圖22. 通過DMA FIFO讀取和位拆裝實現(xiàn)的主接口代碼

          如圖22所示,主接口程序框圖引用FPGA終端VI,然后使用While循環(huán)連續(xù)讀取DMA FIFO。 32位的數(shù)據(jù)被分解為2路16位通道,在波形圖表上接受采樣和繪制。 主接口VI還能對FPGA VI前面板上的各類顯示控件和輸入控件進行讀寫操作;在這種情況下,“停止按鈕”輸入控件也被寫入。

          結(jié)論

          盡管-STC2等固定ASIC能夠滿足的大多數(shù)需求,然而,唯有借助智能中基于可重新配置FPGA的I/O定時和控制,方能實 現(xiàn)高度靈活性和完全定制。 借助 FPGA,觸發(fā)和同步任務(wù)獲得了簡化,因為通過繪制圖形化程序框圖即可充分滿足用戶需求;借助獨立的模擬和數(shù)字I/O線,智能可利用FPGA提供的 實際并行。 R系列智能DAQ設(shè)備已經(jīng)針對多速率采樣、自定義計數(shù)器操作和頻率高達40 MHz的板載決策,為多功能進行了各項可能的修繕。


        上一頁 1 2 3 4 5 6 7 8 下一頁

        關(guān)鍵詞: NI 數(shù)據(jù)采集 LabVIEW DAQ

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉