中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> arm+fpga

        2005年4月7日,智多微電子設計基于ARM的手機多媒體處理芯片

        •   2005年4月7日 智多微電子將設計基于ARM的低功耗手機多媒體處理芯片,智多微電子選擇ARM7TDMI和ARM926EJ-S進行手機多媒體處理器設計。
        • 關(guān)鍵字: ARM  處理器  

        2005年4月6日,ICC向消費電子產(chǎn)品設計提供ARM處理器的平臺

        •   2005年4月6日 ICC向消費電子產(chǎn)品設計提供Java優(yōu)化的基于ARM處理器的平臺。ARM926EJ-S處理器和E TM9調(diào)試技術(shù)將提高消費電子產(chǎn)品的Java的性能并縮短產(chǎn)品上市時間。
        • 關(guān)鍵字: ARM  處理器  

        基于AD9430的數(shù)據(jù)采集系統(tǒng)設計

        • 摘   要:本文介紹了高速ADC AD9430的功能,詳細說明了使用高速FPGA來控制AD9430構(gòu)成高速(140MSPS)、高精度(12位)數(shù)據(jù)采集系統(tǒng)的設計方法,并給出了具體實現(xiàn)的系統(tǒng)框圖和測試結(jié)果。關(guān)鍵詞:數(shù)據(jù)采集;FPGA;AD9430引言結(jié)合實際任務的要求,本文提出了一種基于AD9430的高速數(shù)據(jù)采集系統(tǒng),主要用于采集雷達回波。在這個系統(tǒng)中,選用高速邏輯器件控制A/D轉(zhuǎn)換和FIFO存儲,同時通過FPDP(Front Panel Data Port)總線將采集的數(shù)據(jù)發(fā)送出去。由
        • 關(guān)鍵字: AD9430  FPGA  數(shù)據(jù)采集  

        基于FPGA的非對稱同步FIFO設計

        • 摘    要:本文在分析了非對稱同步FIFO的結(jié)構(gòu)特點及其設計難點的基礎上,采用VHDL描述語言,并結(jié)合FPGA,實現(xiàn)了一種非對稱同步FIFO的設計。關(guān)鍵詞:非對稱同步FIFO;VHDL;FPGA;DLL;BlockRAM引言FIFO是一種常用于數(shù)據(jù)緩存的電路器件,可應用于包括高速數(shù)據(jù)采集、多處理器接口和通信中的高速緩沖等各種領(lǐng)域。然而在某些應用,例如在某數(shù)據(jù)采集和處理系統(tǒng)中,需要通過同步FIFO來連接8位A/D和16位數(shù)據(jù)總線的MCU,但是由于目前同步FIFO器件的輸入與輸
        • 關(guān)鍵字: BlockRAM  DLL  FPGA  VHDL  非對稱同步FIFO  存儲器  

        基于FPGA的高速數(shù)字鎖相環(huán)的設計與實現(xiàn)

        • 摘    要:本文提出了一種利用邊沿觸發(fā)鑒相縮短鎖相環(huán)捕獲時間的方案,并詳細介紹了該方案基于FPGA的實現(xiàn)方法。通過對所設計的鎖相環(huán)進行計算機仿真和硬件測試,表明該方案確實可以提高鎖相環(huán)的捕獲性能。關(guān)鍵詞:數(shù)字鎖相環(huán)(DPLL);捕獲時間;FPGA;VHDL引言捕獲時間是鎖相環(huán)的一個重要參數(shù),指的是鎖相環(huán)從起始狀態(tài)到達鎖定狀態(tài)所需時間。在一些系統(tǒng)中,如跳頻通信系統(tǒng),由于系統(tǒng)工作頻率不斷地發(fā)生快速變化(每秒幾百次到幾千次,甚至高達上萬次),要求鎖相環(huán)能夠?qū)π盘栂辔豢焖俨东@。因此
        • 關(guān)鍵字: FPGA  VHDL  捕獲時間  數(shù)字鎖相環(huán)(DPLL)  

        2005年3月2日,華大電子獲ARM922T處理器授權(quán)

        •   2005年3月2日 華大電子獲ARM922T處理器授權(quán),用于SoC設計。中國領(lǐng)先的IC設計公司選擇ARM架構(gòu)以滿足本地市場對先進電子產(chǎn)品的需求。
        • 關(guān)鍵字: ARM  處理器  SoC  

        2005年2月22日,深圳國微技術(shù)獲ARM7TDMI處理器授權(quán)

        •   2005年2月22日 深圳國微技術(shù)獲A R M7T D MI處理器授權(quán),研制CAM卡。通用機卡分離CAM卡為消費者帶來更多更好的高清電視和機頂盒的選擇。
        • 關(guān)鍵字: ARM  處理器  

        集系統(tǒng)級FPGA芯片XCV50E的結(jié)構(gòu)與開發(fā)

        • VirtexE系列是XILINX公司生產(chǎn)的新型FPGA芯片,可用來進行數(shù)十萬邏輯門級的系統(tǒng)設計和百兆赫茲級的高速電路設計。
        • 關(guān)鍵字: FPGA  50E  XCV  50    

        基于FPGA的光柵尺信號智能接口模塊

        • 介紹了一種基于ALTERA公司大規(guī)??删幊踢壿嬈骷﨓PF10K10的多功能光柵尺處理品電路。敘述了該電路的主要電路――四倍頻細分、辨向電路、計數(shù)電路、接口處理電路的設計原理,風時給出了詳細的電路和仿真波形。
        • 關(guān)鍵字: FPGA  光柵  信號  模塊    

        基于FPGA的同步測周期高精度數(shù)字頻率計的設計

        • 摘    要:本文介紹了一種同步測周期計數(shù)器的設計,并基于該計數(shù)器設計了一個高精度的數(shù)字頻率計。文中給出了計數(shù)器的VHDL編碼,并對頻率計的FPGA實現(xiàn)進行了仿真驗證,給出了測試結(jié)果。關(guān)鍵詞:頻率計;VHDL;FPGA;周期測量 在現(xiàn)代數(shù)字電路設計中,采用FPGA結(jié)合硬件描述語言VHDL可以設計出各種復雜的時序和邏輯電路,具有設計靈活、可編程、高性能等優(yōu)點。本文將介紹一種基于FPGA,采用同步測周期的方法來實現(xiàn)寬頻段高精度數(shù)字頻率計的設計。 圖1 同步測周期計數(shù)器
        • 關(guān)鍵字: FPGA  VHDL  頻率計  周期測量  

        2005年1月25日,大唐微電子拓展與ARM合作

        •   2005年1月25日 大唐微電子拓展與ARM合作,最新授權(quán)用于通信及多媒體應用平臺開發(fā)。低功耗、高性能并集成了Jazelle技術(shù)的ARM926EJ處理器將令中國領(lǐng)先的集成電路設計公司如虎添翼。
        • 關(guān)鍵字: ARM  處理器  

        軟體當家的硬體設計走向

        • 在過去,想獲得更隹的嵌入式產(chǎn)品功能,設計者想到的不二法門往往是采用更新一代的晶片制程技術(shù),要不然,這樣的硬體設計取向至少能提供更小的尺寸,或更低的成本,而維持一定的功能水準
        • 關(guān)鍵字: 嵌入式  FPGA  DSP  

        Cyclone II FPGA滿足低成本大批量應用需求

        • 2004年8月A版   Altera公司推出新款Cyclone II系列FPGA器件。Cyclone II FPGA的成本比第一代Cyclone器件低30%,邏輯容量大了三倍多,可滿足低成本大批量應用需求。 市場驅(qū)動力   隨著低復雜度FPGA器件成本的不斷下降,具有靈活性和及時面市優(yōu)勢的FPGA與 ASIC相比更有競爭性,在數(shù)字消費市場上的應用也急劇增加。第一代Cyclone系列迄今發(fā)售了3百多萬片,在全球擁有3,000多位客戶,對大批量低成本數(shù)字消費市場有著巨大的影響,該市場消納了三分之一的器件
        • 關(guān)鍵字: FPGA  嵌入式  

        32位ARM內(nèi)核微處理器W90N740及其應用

        • 32位ARM內(nèi)核微處理器W90N740及其應用,在對ARM體系結(jié)構(gòu)進行分析的基礎上,介紹了32位ARM核處理器W90N740的結(jié)構(gòu)特點和優(yōu)異性能
        • 關(guān)鍵字: 及其  應用  W90N740  微處理器  ARM  內(nèi)核  32位  

        基于FPGA的HDLC轉(zhuǎn)E1傳輸控制器的實現(xiàn)

        • 摘    要:本文介紹了一種用FPGA實現(xiàn)的HDLC轉(zhuǎn)E1的協(xié)議控制器,能實現(xiàn)將速率為N
        • 關(guān)鍵字: E1  FPGA  HDLC  幀結(jié)構(gòu)  
        共10198條 672/680 |‹ « 670 671 672 673 674 675 676 677 678 679 » ›|

        arm+fpga介紹

        您好,目前還沒有人創(chuàng)建詞條arm+fpga!
        歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473