中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > FPGA系統(tǒng)設(shè)計(jì)的仿真驗(yàn)證之:SDRAM讀寫控制的實(shí)現(xiàn)與Modelsim仿真

        FPGA系統(tǒng)設(shè)計(jì)的仿真驗(yàn)證之:SDRAM讀寫控制的實(shí)現(xiàn)與Modelsim仿真

        作者: 時(shí)間:2015-05-06 來源:網(wǎng)絡(luò) 收藏

          7.6 典型實(shí)例13:讀寫控制的實(shí)現(xiàn)與仿真

        本文引用地址:http://www.antipu.com.cn/article/273721.htm

          7.6.1 實(shí)例的內(nèi)容及目標(biāo)

          1.實(shí)例的主要內(nèi)容

          本節(jié)旨在通過分析控制器,介紹了的基本工作模式。最后使用對讀寫控制器進(jìn)行仿真,幫助讀者進(jìn)一步了解一個(gè)真實(shí)的器件模塊是如何進(jìn)行仿真的。

          2.實(shí)例目標(biāo)

          通過本實(shí)例,讀者應(yīng)達(dá)到下面的目標(biāo)。

          · 了解SDRAM存儲器的工作模式。

          · 熟悉Modelsim仿真的基本流程。

          · 可獨(dú)立使用Modelsim仿真新工程。

          7.6.2 SDRAM簡介

          在高速實(shí)時(shí)或者非實(shí)時(shí)信號處理系統(tǒng)當(dāng)中,常常使用大容量存儲器實(shí)現(xiàn)數(shù)據(jù)緩存。而大容量存儲器的控制與使用是整個(gè)系統(tǒng)實(shí)現(xiàn)過程中的重點(diǎn)和難點(diǎn)之一。

          SDRAM(同步動(dòng)態(tài)隨即訪問存儲器)具有價(jià)格低廉、精密度高、讀寫速度快等優(yōu)點(diǎn),從而成為數(shù)據(jù)緩存器的首選存儲介質(zhì)。但是SDRAM的結(jié)構(gòu)與SRAM有很大的差異,其控制時(shí)序和機(jī)制也比較復(fù)雜,這就限制了SDRAM的使用范圍。

          下面我們首先對SDRAM進(jìn)行簡單介紹。

          1.SDRAM信號

          SDRAM器件的信號可以分為控制、地址和數(shù)據(jù)信號3類,具體定義如表7.2所示。

          表7.2 SDRAM信號

          信 號 名信 號 類 型信 號 描 述

          CS輸入Chip Enable,使能

          CLK輸入Clock,時(shí)鐘

          CKE輸入Clock Enable,時(shí)鐘使能

          RAS輸入Row Address Strobe,行地址選通

          續(xù)表

          信 號 名信 號 類 型信 號 描 述

          CAS輸入Column Address Strobe,列地址選通

          WE輸入Write Enable,寫使能

          DQML、DQMH輸入Data Mask for Lower,Upper Bytes,高低字節(jié)屏蔽

          BA輸入Bank Address,Bank地址

          A[0:10]輸入Address,地址

          DQ[0:15]雙向Data,數(shù)據(jù)

          2.SDRAM工作特性

          通常一個(gè)SDRAM 中包含幾個(gè)Bank,每個(gè)Bank的存儲單元是按行和列尋址的。由于這種特殊的存儲結(jié)構(gòu),SDRAM有以下幾個(gè)工作特性。

          (1)SDRAM 的初始化。

          SDRAM 在上電100~200µs 后,必須由一個(gè)初始化進(jìn)程來配置SDRAM的模式寄存器,模式寄存器的值決定著SDRAM 的工作模式。

          (2)訪問存儲單元。

          為減少I/O 引腳數(shù)量,SDRAM 復(fù)用了地址線。所以在讀寫SDRAM 時(shí),先由ACTIVE 命令激活要讀寫的Bank,并鎖存行地址,然后在讀寫指令有效時(shí)鎖存列地址。一旦Bank被激活后只有執(zhí)行一次預(yù)充命令后才能再次激活同一Bank。

          (3)刷新和預(yù)充。

          為了提高存儲密度, SDRAM 采用硅片電容存儲數(shù)據(jù),電容總是傾向于放電,因此必須有定時(shí)的刷新周期以避免數(shù)據(jù)丟失。刷新周期可由(最小刷新周期÷時(shí)鐘周期)計(jì)算獲得。對Bank預(yù)充電或者關(guān)閉已激活的Bank,可預(yù)充特定Bank 也可同時(shí)作用于所有Bank,A10、BA0和BA1用于選擇Bank。


        上一頁 1 2 3 下一頁

        關(guān)鍵詞: SDRAM Modelsim

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉