中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > PCB設(shè)計(jì):如何減少錯(cuò)誤并提高效率

        PCB設(shè)計(jì):如何減少錯(cuò)誤并提高效率

        作者: 時(shí)間:2015-01-29 來源:網(wǎng)絡(luò) 收藏

          設(shè)計(jì)是一項(xiàng)關(guān)鍵而又耗時(shí)的任務(wù),出現(xiàn)任何問題都需要工程師逐個(gè)網(wǎng)絡(luò)逐個(gè)元件地檢查整個(gè)設(shè)計(jì)。可以說設(shè)計(jì)要求的細(xì)心程度不亞于芯片設(shè)計(jì)。

        本文引用地址:http://www.antipu.com.cn/article/269192.htm

          典型的設(shè)計(jì)流程由以下步驟組成:

          

         

          前面三個(gè)步驟花的時(shí)間最多,因?yàn)樵韴D檢查是一個(gè)手工過程。想像一個(gè)具有1000條甚至更多連線的SoC電路板。人工檢查每一根連線是冗長乏味的一項(xiàng)任務(wù)。事實(shí)上,檢查每根連線幾乎是不可能的,因而會導(dǎo)致最終電路板出問題,比如錯(cuò)誤的連線、懸浮節(jié)點(diǎn)等。

          原理圖捕獲階段一般會面臨以下幾類問題:

          ●下劃線錯(cuò)誤:比如APLLVDD和APLL_VDD

          ●大小寫問題:比如VDDE和vdde

          ●拼寫錯(cuò)誤

          ●信號短路問題

          ●……還有許多

          為了避免這些錯(cuò)誤,應(yīng)該有種方法能夠在幾秒的時(shí)間內(nèi)檢查完整個(gè)原理圖。這個(gè)方法可以用原理圖仿真來實(shí)現(xiàn),而原理圖仿真在目前的電路板設(shè)計(jì)流程中還很少見到。通過原理圖仿真可以在要求的節(jié)點(diǎn)觀察最終輸出結(jié)果,因此它能自動檢查所有連接問題。

          下面通過一個(gè)項(xiàng)目實(shí)例進(jìn)行解釋??紤]電路板的一個(gè)典型框圖:

          

         

          圖1

          在復(fù)雜的電路板設(shè)計(jì)中,連線數(shù)量可能達(dá)到數(shù)千條,而極少量的更改很可能浪費(fèi)許多時(shí)間去檢查。

          原理圖仿真不僅能節(jié)省設(shè)計(jì)時(shí)間,而且能提高電路板質(zhì)量,并且提高整個(gè)流程的效率。

          一個(gè)典型的待測設(shè)備(DUT)具有以下一些信號:

          

         

          圖2

          待測設(shè)備在經(jīng)過某些預(yù)調(diào)整后會有各種各樣的信號,并且有各種模塊,如穩(wěn)壓器、運(yùn)放等,用于信號調(diào)整。考慮通過穩(wěn)壓器得到的一個(gè)供電信號例子:

          

         

          圖3:樣例電路板的原理圖。


        上一頁 1 2 下一頁

        關(guān)鍵詞: PCB 電路板

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉