中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于dsp與fpga組成的調(diào)幅廣播信號檢測系統(tǒng)設(shè)計

        基于dsp與fpga組成的調(diào)幅廣播信號檢測系統(tǒng)設(shè)計

        作者: 時間:2012-05-22 來源:網(wǎng)絡(luò) 收藏

        本文引用地址:http://www.antipu.com.cn/article/257494.htm


          FPGA邏輯設(shè)計

          本系統(tǒng)中FPGA主要用來協(xié)調(diào)各個模塊間的數(shù)據(jù)傳輸,分別為A/D采樣數(shù)據(jù)到的傳輸、計算結(jié)果到PCI接口的傳輸以及數(shù)控增益放大器的增益控制。同時FPGA還為系統(tǒng)工作提供了必要的時鐘、復(fù)位信號、控制信號(圖3)。


          器件選擇

          A/D轉(zhuǎn)換器是整個的關(guān)鍵部件,它的性能往往直接影響整個的技術(shù)指標(biāo)。當(dāng)A/D有效位數(shù)大于12位時量化損失為 0.0055dB,其對測量精度的影響可忽略不計。系統(tǒng)選用的A/D轉(zhuǎn)換器為ADI公司的AD9433。輸入AD9433的信號幅度要控制在一定的范圍內(nèi),否則會造成失真,甚至燒毀芯片,所以要在AD9433之前用運(yùn)放對信號幅度進(jìn)行調(diào)控。同時根據(jù)信號幅度實(shí)時變化的特點(diǎn),要求所選擇的運(yùn)放增益可變?;谏鲜鲆笙到y(tǒng)選用ADI公司的線性數(shù)控增益放大器AD8320。

          系統(tǒng)對信號采樣點(diǎn)數(shù)為N=4096,算法采用Hilbert變換解調(diào)求度和欠采樣求載波頻率,所以每計算100次度和1次載波頻率所需要的運(yùn)算量大概為:

          
        下載 (5.28 KB)

          本系統(tǒng)選用ADI公司SHARC系列的A-21262作為數(shù)據(jù)處理芯片。

          根據(jù)ADSP-21262性能可估算出系統(tǒng)完成一次調(diào)幅度測量所需要的時間大概為800μs,完成一次載波頻率測量所需要的時間大概為10ms,可以滿足系統(tǒng)實(shí)時性要求。

          在總線控制模塊中,系統(tǒng)選用Altera公司Cyclone II系列中的EP2C8Q208C8 FPGA芯片。

          PCI接口模塊選用PLX公司的PCI總線控制芯片PC19054。

          結(jié)語

          本文介紹了一種基于DSP的調(diào)幅信號,采用了數(shù)字信號處理的方法,與模擬監(jiān)測技術(shù)相比處理更加靈活、測量精度更高、并且大大提高了系統(tǒng)的可靠性。本系統(tǒng)已成功應(yīng)用于實(shí)踐,經(jīng)過實(shí)踐檢查,載波頻率測量精度達(dá)到1Hz,調(diào)幅度測量精度達(dá)到3%,測量效果滿足實(shí)際需要。


        上一頁 1 2 3 下一頁

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉