中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 測試測量 > 設計應用 > 關于分析儀在ADC及相關領域的應用

        關于分析儀在ADC及相關領域的應用

        作者: 時間:2011-10-27 來源:網絡 收藏

        首先:便于攜帶是其最大的優(yōu)點,這對于FAE的客戶應用支持是非常方便的。


        其次:半導體廠家多用FPGA對其進行資料的處理與轉換,這時就需要用TWLA500來進行監(jiān)測。如果中間過程中發(fā)生故障,TWLA500就能進行檢測并加以修正。


        有些廠商可能會用軟件來實現監(jiān)測,但是軟件一般只能表現出最后的結果,中間產生什么問題的話還是需要邏輯來測試。展示電路板見下圖。


        圖2 FPGA演示電路板

        在時鐘發(fā)生器功能方面


        TWLA500擁有2個獨立通道的時鐘發(fā)生器,輸出范圍6~200M可調,可作為寬范圍的可變時鐘發(fā)生器使用。而且還可以產生6~200M范圍的調頻信號。這兩個功能可以滿足低速AD到高速(200M以上模擬信號,需要達1GHz的轉換率)AD的需求。


        下圖是一個演示板電路圖,圖的上部可見時鐘發(fā)生器給電路板輸入可變時鐘信號或調頻信號配合演示板演示。



        圖3 演示板

        圖4是演示的整個測試圖片,其中TWLA500提供可變時鐘和調頻信號,來驗證測試芯片以及相關系統的表現。


        圖4 整體測試圖
        綜上,TWLA500在半導體方面的應用邏輯用于對FPGA改動前后的測試驗證芯片的規(guī)格時鐘發(fā)生器輸出可變時鐘及調頻信號測試芯片的性能對于邏輯方面,只要采樣率,帶寬,存儲深度足夠,邏輯分析儀都能滿足測試的需求。TWLA500每通道10Mbit的存儲比市面上其他的產品高出很多,比最低2k存儲的產品甚至達到了5000倍的差距。適合幾乎所有場合。對比見圖5



        關鍵詞: 分析儀 ADC

        評論


        相關推薦

        技術專區(qū)

        關閉