中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁(yè) > 消費(fèi)電子 > 設(shè)計(jì)應(yīng)用 > 臺(tái)積電年底有望推出首款3D芯片 能耗可降低50%

        臺(tái)積電年底有望推出首款3D芯片 能耗可降低50%

        作者: 時(shí)間:2011-07-12 來(lái)源:網(wǎng)絡(luò) 收藏

          據(jù)臺(tái)灣對(duì)外貿(mào)易發(fā)展協(xié)會(huì)(TAITRA)透露,芯片業(yè)代工巨頭公司可望于今年年底前推出業(yè)內(nèi)首款采用堆疊技術(shù)的半導(dǎo)體芯片產(chǎn)品。Intel則曾于今年五月份表示,他們將于今年年底前開(kāi)始量產(chǎn)結(jié)合了三門(mén)晶體管技術(shù)(計(jì)劃14nm節(jié)點(diǎn)啟用類(lèi)似的Finfet技術(shù))的芯片產(chǎn)品。而這次推出采用堆疊技術(shù)半導(dǎo)體芯片產(chǎn)品的時(shí)間點(diǎn)則與其非常靠近。

        與其它半導(dǎo)體廠商一樣,臺(tái)積電也一直在開(kāi)發(fā)以穿硅互聯(lián)技術(shù)(TSV)為核心的堆疊技術(shù)。不過(guò)需要說(shuō)明的是,這種技術(shù)與Intel的三門(mén)晶體管技術(shù)存在很大的區(qū)別,以TSV為核心的3D芯片堆疊技術(shù)主要在芯片的互聯(lián)層做文章,通過(guò)在互聯(lián)層中采用TSV技術(shù)來(lái)將各塊芯片連接在一起,以達(dá)到縮小芯片總占地面積,減小芯片間信號(hào)傳輸距離的目的。而三門(mén)晶體管技術(shù)則是從芯片的核心部分--晶體管內(nèi)部結(jié)構(gòu)上進(jìn)行改革。

        不過(guò),在增加芯片單位面積內(nèi)的晶體管密度方面,3D芯片堆疊技術(shù)和三門(mén)晶體管技術(shù)均能起到正面的影響作用。

        根據(jù)TAITRA的報(bào)道,3D芯片堆疊技術(shù)可以將芯片的晶體管密度等效增加到最大1000倍左右的水平,而且芯片的則可降低50%左右。

        TAITRA還引用了臺(tái)積電研發(fā)部門(mén)高級(jí)副總裁蔣尚義的話(huà)稱(chēng),臺(tái)積電一直都在與芯片封裝商,以及芯片自動(dòng)化設(shè)計(jì)軟件開(kāi)發(fā)商就改善3D芯片堆疊技術(shù)的實(shí)用性方面進(jìn)行緊密合作。



        關(guān)鍵詞: 臺(tái)積電 3D芯片 能耗

        評(píng)論


        相關(guān)推薦

        技術(shù)專(zhuān)區(qū)

        關(guān)閉