中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 雙供電DSP電源設計的總線沖突

        雙供電DSP電源設計的總線沖突

        作者: 時間:2011-12-05 來源:網絡 收藏
          TMS320F2812的內核和I/O采用方式,在設計系統(tǒng)時必須保證如果其中的一種電壓低于要求的操作電壓,則 另一個電壓的供電時間不能超出要求的時間。此外,在系統(tǒng)上電過程中,DSP需要根據相關的引腳電平對其工作模 式進行配置,因此要求內核要先于外部I/O供電。為了保障系統(tǒng)的穩(wěn)定性和運行壽命,必須進行綜合考慮,系統(tǒng)設 計過程中供電順序也是其中設計之一。在上電過程中,系統(tǒng)內核供電要和I/O緩沖供電盡可能同時,這樣可以保障I/O緩沖接收到正確的內核輸出,并防止系統(tǒng)的

          實際上在DSP系統(tǒng)設計時,防止DSP的IJO引腳同外設之間的是系統(tǒng)設計的一個重要方面,需要控制內核和IJO的上電次序。由于總線的控制邏輯位于DSP內核模塊,I/O供電先于內核供電會使DSP和外設同時配制成輸出功能引腳。如果DSP與外設輸出的電平相反將會產生。圖1給出了一個簡單的雙向口,此時會有較大的電流流過相反電平的通道。因此,系統(tǒng)設計時要求內核和外部I/O同時供電,從而避免總線控制信號處于不定狀態(tài)時的沖突。如果內核先于I/O掉電,總線控制信號又處于不定的狀態(tài),也會導致有較大的電流流過I/O和DSP內核。因此,正確的上電、掉電次序(內核先上電后掉電)是保證系統(tǒng)可靠性,延長器件使用壽命的一種必要措施。


         圖1 雙向端口總線沖突示意圖



        關鍵詞: 總線沖突 雙供電

        評論


        技術專區(qū)

        關閉