中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 電源與新能源 > 設計應用 > 由開關電源驅動的高速ADC設計

        由開關電源驅動的高速ADC設計

        作者: 時間:2013-10-05 來源:網絡 收藏
        dding: 0px; font-family: 宋體, arial; font-size: 14px; line-height: 25px; ">  由開關電源驅動的高速ADC設計

        本文引用地址:http://www.antipu.com.cn/article/228094.htm

          圖12:10到300MHz的輸入頻率掃描。

          比較圖13所示FFT圖,我們知道無RC緩衝器SNR稍微減少的塬因。去除RC緩衝器電路后,在ADS6148輸出能譜中,我們可看到分佈間隔約為500kHz(TPS5420開關頻率)的眾多小突波,如圖13所示。相較于ADS5483,這些小突波更具主導性,并且因為ADS6148的固有低PSRR SNR大幅降低。但是,圖13所示FFT圖還顯示添加的RC緩衝器電路較好地彌補了這一不足。

          由開關電源驅動的高速ADC設計

          圖13:大批突波的65k點FFT圖。

          圖14所示標準化FFT圖顯示交換式穩(wěn)壓器的突波高出平均雜訊層約5到6dB。其非常低,以至于其對SFDR減少無法產生影響,但卻明顯地影響了的SNR。

          由開關電源驅動的高速ADC設計

          圖14:標準化FFT圖顯示使用RC緩衝器的好處。


        上一頁 1 2 3 下一頁

        關鍵詞: 高速ADC ADC 開關電源

        評論


        相關推薦

        技術專區(qū)

        關閉