Vaire建議使用“可逆計(jì)算”電路,可回收50%的能源
Vaire Computing Ltd.(英國(guó)倫敦)表示,它正在等待其第一個(gè)物理測(cè)試芯片的交付,作為其開(kāi)發(fā)可逆計(jì)算嘗試的一部分,并預(yù)計(jì)會(huì)看到 50% 的能源回收。
本文引用地址:http://www.antipu.com.cn/article/202505/470685.htm該電路是一個(gè)諧振器。Vaire 聲稱,基于計(jì)算機(jī)的模擬表明應(yīng)該可以節(jié)省 50% 的成本。諧振器電路在數(shù)字邏輯中用于時(shí)鐘信號(hào)生成、頻率穩(wěn)定和頻率合成。
顧名思義,可逆計(jì)算是一種計(jì)算范式,其中每個(gè)作都可以反轉(zhuǎn)——這意味著作的輸出可用于重建輸入。這與傳統(tǒng)計(jì)算形成鮮明對(duì)比,傳統(tǒng)計(jì)算會(huì)丟失信息,因此會(huì)丟失能量,主要是熱量。每次可逆計(jì)算覆蓋或擦除數(shù)據(jù)時(shí),信息和能量都會(huì)被保留,從而允許能量重新用于進(jìn)一步的計(jì)算。必須記住, clock 信號(hào)也必須是可逆的。
這種可逆性確實(shí)需要比傳統(tǒng)使用的更復(fù)雜的電路和柵極,因此需要一些額外的作功率,但好處是可以回收大部分功率。
理論上,100% 的能源回收是可能的。但是,如果 Vaire 能夠?qū)崿F(xiàn)兩位數(shù)的節(jié)電率,那將是值得注意的,并且可能是該公司從現(xiàn)有投資者那里籌集更多風(fēng)險(xiǎn)投資所要達(dá)到的基準(zhǔn)之一。Vaire 宣布已于 2024 年 7 月籌集了 450 萬(wàn)美元。
Vaire 由連續(xù)創(chuàng)業(yè)者 Rodolfo Rosini(首席執(zhí)行官)和劍橋大學(xué)研究員 Hannah Earley(首席技術(shù)官)于 2021 年創(chuàng)立,信守承諾,在 2024 年 7 月的一年內(nèi)生產(chǎn)出第一款可逆計(jì)算芯片,盡管測(cè)試芯片相對(duì)簡(jiǎn)單。而且,如果這種性能能夠達(dá)到或超過(guò)仿真所表明的水平,它就可以鼓勵(lì)一批創(chuàng)業(yè)公司開(kāi)拓新型計(jì)算架構(gòu)。
Earley 在電子郵件通信中告訴 eeNews Europe,Vaire 的第一個(gè)流片是一個(gè)全絕熱可逆計(jì)算系統(tǒng),具有諧振器和邏輯。 “然而,由于工程資源有限,我們將更多精力集中在諧振器上——邏輯有意保持相對(duì)簡(jiǎn)單且未經(jīng)優(yōu)化——移位寄存器和加法器,”Earley 說(shuō)。 “我們的第二次流片將更多地關(guān)注邏輯,不僅旨在實(shí)現(xiàn)能源回收,還致力于實(shí)現(xiàn)有競(jìng)爭(zhēng)力的 PPA?!盤(pán)PA 是指性能、功率和面積的乘積。
Earley 補(bǔ)充說(shuō),該測(cè)試芯片采用 22nm 平面 CMOS 制造工藝制造,但拒絕透露 Vaire 的代工供應(yīng)商。
評(píng)論