中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 智能計(jì)算 > 高端訪談 > 實(shí)時(shí)低功耗AI處理解決方案

        實(shí)時(shí)低功耗AI處理解決方案

        —— ——訪問瑞薩電子(香港)產(chǎn)業(yè)解決方案中心工業(yè)和家電部高級專家 王志航
        作者: 時(shí)間:2018-12-03 來源: 收藏

        瑞薩電子致力于為實(shí)現(xiàn)環(huán)保,智能社會(huì)而貢獻(xiàn)力量,僅通過使用云的大數(shù)據(jù)處理是無法實(shí)現(xiàn)更安全和健康的生活。

        本文引用地址:http://www.antipu.com.cn/article/201812/395161.htm

        憑借瑞薩電子靈活且可擴(kuò)展的嵌入式人工智能(e-AI)概念,瑞薩電子提供了面向未來的實(shí)時(shí)低功耗AI處理解決方案,解決方案在業(yè)界獨(dú)一無二的,嵌入式端點(diǎn)設(shè)備中實(shí)現(xiàn)人工智能的特定需求。

        瑞薩電子正在為瑞薩電子的智能工廠,智能家居,智能基礎(chǔ)設(shè)施和新業(yè)務(wù)部門,例如服務(wù)機(jī)器人等重點(diǎn)領(lǐng)域的客戶探索新的嵌入式人工智能解決方案。 瑞薩電子將繼續(xù)與客戶和合作伙伴展開合作。

        通過使用由UC Berkeley開發(fā)的CaffeGoogle開發(fā)的TensorFlow,任何人都可以相對輕松地使用AI(人工智能)。

        DNN(深度神經(jīng)網(wǎng)絡(luò))是在各種AI專業(yè)領(lǐng)域中最常用的算法之一。DNN由兩個(gè)主要部分組成 :學(xué)習(xí)和推理

        DNN在學(xué)習(xí)和推理執(zhí)行所需的計(jì)算量方面存在很大差異,它的一個(gè)主要特征是它在推理階段可以以較低的計(jì)算能力執(zhí)行。瑞薩電子的e-AI解決方案提議是在Cloud方面繼續(xù)學(xué)習(xí)執(zhí)行,但推理執(zhí)行轉(zhuǎn)移到MCU/MPU。 優(yōu)點(diǎn)是它可以支持更安全,可靠,快速的AI系統(tǒng)。

        1543814883792434.jpg

        為了在嵌入點(diǎn)中執(zhí)行推理階段,嵌入式AI 方案有兩個(gè)主要挑戰(zhàn):

        1.嵌入式系統(tǒng)實(shí)現(xiàn)AI的難點(diǎn)在于,AI系統(tǒng)和MCU/MPU的語言不同。AI模型轉(zhuǎn)換MCU/MPU并不容易。瑞薩電子需要有一個(gè)有效的工具來轉(zhuǎn)換模型,然后妥善適合MCU/MPU存儲(chǔ)區(qū)。備注:Python在許多AI模型比較通用的語言,而MCU的控制程序通常用C/C++。

        2.AI推理將遷移到邊緣和端點(diǎn)系統(tǒng),作為新的硬件架構(gòu)解決方案, 它必須真正平衡行業(yè)領(lǐng)域的要求,包括解決功率效率,市場靈活性,功能安全要求和實(shí)時(shí)響應(yīng)。

        瑞薩電子有相關(guān)的技術(shù)和開發(fā)環(huán)境來解決這兩個(gè)問題。

        1.支持e-AI開發(fā)環(huán)境

        瑞薩電子e-AI人工智能開發(fā)環(huán)境可以學(xué)習(xí)后的AI模型輸入到e-AI翻譯器,并將其轉(zhuǎn)換為2Studio C/C++項(xiàng)目的可用形式。它是一種方便易用的工具,把AI功能簡單地實(shí)現(xiàn)到MCU/MPU


        1543814911625106.png

        2.DRP技術(shù)實(shí)現(xiàn)低功耗AI處理。

        動(dòng)態(tài)可重配置處理器(DRP)是一種可編程架構(gòu),可動(dòng)態(tài)切換數(shù)據(jù)路徑,使高度復(fù)雜的加速器能夠在不增加功率要求的情況下運(yùn)行并行指令。
        ?。疲校牵?/span>DRP在邏輯中使用類似的布線結(jié)構(gòu)和并行技術(shù),但DRP由大型子組件組成,而不是像FPGA那樣的細(xì)粒度配置。這意味著DRP重新配置所需的時(shí)間比包括FPGA在內(nèi)的其他架構(gòu)要少。

        DRP的可配置性允許架構(gòu)繼續(xù)適應(yīng)和支持深度學(xué)習(xí)神經(jīng)網(wǎng)絡(luò)的變化。DRP技術(shù)具有高速處理能力和消耗更少功率在嵌入式AI系統(tǒng)擁有明顯優(yōu)勢。

        1.jpg

        瑞薩電子(香港)解決方案中心工業(yè)和家電部高級專家 王志航




        關(guān)鍵詞: AI 產(chǎn)業(yè) 發(fā)展

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉