中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > Intel 64層閃存率先商用10nm:晶體管密度增2.7倍

        Intel 64層閃存率先商用10nm:晶體管密度增2.7倍

        作者: 時間:2017-09-28 來源:快科技 收藏

          這幾年制造工藝的推進緩慢頗受爭議,而為了證明自己的技術(shù)先進性,日前在北京公開展示了工藝的CPU處理器、FPGA芯片,并宣稱同樣是,自己要比對手領(lǐng)先一代,還透露了未來7nm、5nm、3nm工藝規(guī)劃。

        本文引用地址:http://www.antipu.com.cn/article/201709/364976.htm

          按照目前的消息,CannonLake將是的第一款工藝處理器,但在它之前,F(xiàn)alconMesaFPGA可編程芯片會更早使用10nm。

          不過據(jù)最新報道,Intel10nm的第一站,其實是NAND閃存,而且是64層堆疊的3D閃存。

          至于為何在閃存上首先使用新工藝,很大可能是因為NAND閃存結(jié)構(gòu)相對簡單,基本上就是海量同類晶體管堆積,相比之下CPU處理器就復(fù)雜多了,使用新工藝風(fēng)險很大——這也是Intel14nm、10nm屢屢推遲的一個因素。

          目前還不清楚Intel10nm閃存的具體情況,但肯定是首先用于數(shù)據(jù)中心市場,等成本下來了再推到消費級領(lǐng)域。

          按照Intel的說法,10nm工藝使用了FinFET(鰭式場效應(yīng)晶體管)、HyperScaling(超縮微)技術(shù),可將晶體管密度提升2.7倍,結(jié)果自然可以大大縮小芯片面積,對閃存來說當(dāng)然就能極大地提升容量。



        關(guān)鍵詞: Intel 10nm

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉