中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 一種混合結(jié)構(gòu)高速LDPC編碼器的FPGA實現(xiàn)

        一種混合結(jié)構(gòu)高速LDPC編碼器的FPGA實現(xiàn)

        作者: 時間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

        分析了準循環(huán)低密度生成矩陣的結(jié)構(gòu)特點,討論了硬件可實現(xiàn)的三種常見編碼器結(jié)構(gòu),提出了一種混合結(jié)構(gòu)的實現(xiàn)方法。通過利用的結(jié)構(gòu)特性,增加少量硬件開銷,就可以實現(xiàn)編碼器高速編碼,滿足高速通信需求,吞吐量達1.36Gb/s。

        一種混合結(jié)構(gòu)高速LDPC編碼器的實現(xiàn).pd

        本文引用地址:http://www.antipu.com.cn/article/201706/348889.htm


        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉