中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 基于ADμC7020的高速誤碼測試儀

        基于ADμC7020的高速誤碼測試儀

        作者: 時間:2010-12-07 來源:網(wǎng)絡(luò) 收藏

        2.2 硬件設(shè)計
        本文硬件設(shè)計僅列出Si5040和ADμ兩部分的原理圖。
        2.2.1 Si5040
        Si5040的PINl3和PINl4是參考時鐘輸入引腳。在此設(shè)計應(yīng)用中使用Silicon Laboratories公司的SI534四頻晶體振蕩器(XO),其工作頻率范圍10 MHz~1.4 GHz,RMS抖動低于O.3 ps,可提供高線性度的控制電壓及寬范圍的電壓增益選擇,并可以支持PECL、LVDS、CMOS和CML各種電平形式的輸出。
        Si5040的通信接口支持I2C和類SPI模式。通過SPSEL(PIN9)來選擇使用接口的類型。當(dāng)SPSEL置低電平時,使用I2C接口類型,PIN25(ser-ial data line,SD)and PIN24(serial clock input,SCK)作為I2C總線的SDA和SCL。當(dāng)SPSEL置高電平時,使用類SPI接口類型。
        Si5040在發(fā)端和收端都有可編程的碼型模式生成器和檢查器。發(fā)端信道使用TxtpSel寄存器,可配置成PRBS7、PRBS31或者64位用戶自定義碼型。
        Interrupt、RX_LOL和Rx_LOS反映Si5040的工作狀態(tài)。由ADμ的I/O口來采樣其電平邏輯,由此反映Si5040的工作狀態(tài)。
        TD+、TD-、TXDOUT+、TXDOUT-和RD+、RD-、RXDIN+、RXDIN-接入SMA頭,信號為差分CML信號。
        Si5040原理圖如圖2所示。

        本文引用地址:http://www.antipu.com.cn/article/195192.htm


        2.2.2 ADμ
        使用JTAG仿真調(diào)試ADμC7020,其引腳為TMS、TDI、TCK、TD0、TRST。
        使用ADμC7020的兩個I2C接口。P1.1和P1.2構(gòu)成I2C總線O,ADμC7020作為I2C從機。上位機PC作為I2C主機。P1.3和P1.4構(gòu)成I2總線1,ADμC7020作為I2C主機,Si5040作為I2C從機。
        P0.6、P0.4和P0.5引腳作為輸入腳測試Si5040的狀態(tài)RX LOS、RX LOK和Interrupt。
        P1.4、P1.5、P1.6、P1.7和P4.2引腳控制測試待測XFP模塊的各種狀態(tài)。
        ADC0、ADC1和ADC2測量誤碼測試系統(tǒng)中有關(guān)電壓值+5 V、+3.3 V和+1.8 V的各電壓通道上的總電流值。
        ADC3、ADC4和ADC12測量誤碼測試系統(tǒng)中XFP模塊的電壓值+5 V、+3.3 V和+1.8 V。
        跳線接地時即P0.0接地,同時Flash 0x14地址的內(nèi)容為0xFFFFFFFF時,在兩個條件同時滿足時,在ADμC7020復(fù)位時可自動進入Bootlo-ader程序(即在系統(tǒng)中編程ISP),這樣可以不使用JTAG仿真器,以方便的ADμC7020的Firmware在線升級換代。
        ADμC7020部分原理圖如圖3所示。



        關(guān)鍵詞: C7020 誤碼測試儀

        評論


        技術(shù)專區(qū)

        關(guān)閉