中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 測試測量 > 設計應用 > 基于DSP的高速數(shù)據(jù)采集系統(tǒng)硬件設計

        基于DSP的高速數(shù)據(jù)采集系統(tǒng)硬件設計

        作者: 時間:2011-07-15 來源:網(wǎng)絡 收藏

        ADS5422芯片內部結構框圖如圖2所示。

        本文引用地址:http://www.antipu.com.cn/article/194848.htm

        b.JPG


        A/D的模擬信號輸入可以采用單端輸入方式和差分輸入方式兩種。兩種方式比較,單端輸入方式接線簡單,但抗噪性能差,而差分輸入方式具有較強的抗噪能力,這樣可以盡量減少信號噪聲以及電磁干擾。
        2.2 電源設計
        TMS320VC5509芯片采用低電壓分離式供電方式進行供電,這樣可以大大降低芯片的功耗。其中芯片內核采用1.8 V電壓供電,外部I/O采用3.3 V電壓供電。據(jù)此可以選擇TI公司的TPS73HD318芯片,該芯片是雙路輸出低壓降(LDO)穩(wěn)壓器,最大電流750 mA,可以將TPS7 0451的雙輸出配置成兩路不同的輸出,分別輸出1.8 V和3.3 V的電壓,圖3為系統(tǒng)的電源電路簡圖。

        c.JPG



        評論


        相關推薦

        技術專區(qū)

        關閉