中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > Microblaze與片內(nèi)邏輯分析工具Chipscopepro

        Microblaze與片內(nèi)邏輯分析工具Chipscopepro

        作者: 時間:2009-03-20 來源:網(wǎng)絡(luò) 收藏

          隨著FPGA規(guī)模的不斷增大,其封裝形式大多向球形方式轉(zhuǎn)移,這樣使得傳統(tǒng)的探針方式監(jiān)測信號變得越來越困難。是一種片內(nèi)工具,它能通過JTAG口,將FPGA內(nèi)部信號實(shí)時讀出,傳入計(jì)算機(jī)進(jìn)行分析。它的基本實(shí)現(xiàn)方法是通過利用FPGA中未使用的BLOCKRAM,利用設(shè)置的觸發(fā)條件將相應(yīng)信號實(shí)時的存儲其中,然后利用JTAG口將數(shù)據(jù)傳入計(jì)算機(jī),最后在計(jì)算機(jī)中顯示其波形。

        本文引用地址:http://www.antipu.com.cn/article/192123.htm

          在XILINXEDK中提供的了5個核,

        1.chipscope_icon―集成控制核,與其它的ChipScopecores進(jìn)行通訊,最后將數(shù)據(jù)通過JTAG口送出。
        2.chipscope_opb_iba―監(jiān)測OPB總線動作
        3.chipscope_plb_iba―監(jiān)測PLB總線動作
        4.chipscope_vio―創(chuàng)建虛擬IO(VirtualIO),通過JTAG實(shí)現(xiàn)監(jiān)測和驅(qū)動FPGA內(nèi)部信號。
        5.chipscope_ila―監(jiān)測單獨(dú)的非總線信號,現(xiàn)行版本只支持MHS級信號的探測。

          下面簡要介紹其在EDK中實(shí)現(xiàn)過程:

          在MHS中加入相應(yīng)的IPcores,圖中加入了chipscope_icon,chipscope_opb_iba和chipscope_ila。

        在MHS中加入相應(yīng)的IP cores

          建立模塊信號的連接關(guān)系,并對其相應(yīng)參數(shù)做設(shè)置,

        對其相應(yīng)參數(shù)做設(shè)置

        對其相應(yīng)參數(shù)做設(shè)置

        對其相應(yīng)參數(shù)做設(shè)置

          相應(yīng)的MHS文件為,
        BEGINchipscope_icon
        PARAMETERINSTANCE=chipscope_icon_0
        PARAMETERHW_VER=1.00.a
        PARAMETERC_NUM_CONTROL_PORTS=2
        PARAMETERC_SYSTEM_CONTAINS_MDM=1
        PORTcontrol0=chipscope_icon_0_control0
        PORTcontrol1=chipscope_icon_0_control1
        END
        BEGINchipscope_opb_iba
        PARAMETERINSTANCE=chipscope_opb_iba_0
        PARAMETERHW_VER=1.00.a
        PARAMETERC_NUM_DATA_SAMPLES=512
        PARAMETERC_CONTROL_UNITS=1
        PARAMETERC_ADDR_UNITS=1
        PARAMETERC_DATA_UNITS=1
        BUS_INTERFACEMON_OPB=mb_opb
        PORTOPB_Clk=sys_clk_s
        PORTSYS_Rst=sys_rst_s
        PORTchipscope_icon_control=chipscope_icon_0_control0
        END
        BEGINchipscope_ila
        PARAMETERINSTANCE=chipscope_ila_0
        PARAMETERHW_VER=1.00.a
        PARAMETERC_ENABLE_TRIGGER_OUT=1
        PARAMETERC_DATA_SAME_AS_TRIGGER=1
        PARAMETERC_TRIG0_TRIGGER_IN_WIDTH=8
        PORTCHIPSCOPE_ILA_CONTROL=chipscope_icon_0_control1
        PORTCLK=sys_clk_s
        PORTTRIG0=fpga_0_LEDs_8Bit_GPIO_d_out
        END


        上一頁 1 2 下一頁

        關(guān)鍵詞: Chipscopepro Microblaze 邏輯分析

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉