中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 階高密度雙極性信號編譯碼的建模與仿真

        階高密度雙極性信號編譯碼的建模與仿真

        作者: 時間:2009-03-26 來源:網絡 收藏

        4 三階高雙極性編碼的
        在此以四連“O”的可能情況進行如表1的多“0”消息代碼進行分析,利用EDA工具對硬件描述語言源程序進行編譯、適配、優(yōu)化、邏輯綜合與,其結果達到了編碼要求,仿真圖如圖10所示。將三階高雙極性編碼硬件描述下載到CPLD或FPGA目標芯片中,連接好CC4052進行實際應用測試,用示波器測得編碼波形如圖ll所示,完成了實際轉換需求。

        6 結語
        將基于硬件描述語言的三階高雙極性IP核實現(xiàn)在光通信等系統(tǒng)中,能滿足實際上測試的需要。且運用基于硬件描述語言的可編程芯片開發(fā)技術,將信號處理的相關電路進行硬件描述,用CPLD/FPGA技術實現(xiàn)數字通信系統(tǒng),不僅可以通過芯片設計實現(xiàn)多種數字邏輯功能,且由于管腳定義的靈活性,提高了工作效率,極大地減少了電路設計的時間和可能發(fā)生的錯誤,降低了開發(fā)成本。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區(qū)

        關閉