中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于Verilog HDL的DDS設(shè)計與仿真

        基于Verilog HDL的DDS設(shè)計與仿真

        作者: 時間:2009-07-08 來源:網(wǎng)絡(luò) 收藏

        直接數(shù)字頻率合成技術(shù)(Direct Digital Synthesize,)是繼直接頻率合成技術(shù)和鎖相式頻率合成技術(shù)之后的第三代頻率合成技術(shù)。它采用全數(shù)字技術(shù),并從相位角度出發(fā)進(jìn)行頻率合成。隨著微電子技術(shù)和數(shù)字集成電路的飛速發(fā)展,以及電子工程領(lǐng)域的實際需要,日益顯露出優(yōu)于傳統(tǒng)頻率合成技術(shù)的一些性能,高分辨率、極短的頻率切換時間、相位噪聲低、便于集成等,逐步成為現(xiàn)代頻率合成技術(shù)中的佼佼者。

        本文引用地址:http://www.antipu.com.cn/article/192002.htm

        目前,的設(shè)計大多是應(yīng)用(Hardware Description Language)對其進(jìn)行邏輯描述。整個設(shè)計可以很容易地實現(xiàn)參數(shù)改變和設(shè)計移植,給設(shè)計者帶來很大的方便。 就是其中一種標(biāo)準(zhǔn)化的硬件描述語言,它不僅可以進(jìn)行功能描述,還可以對測試矢量進(jìn)行設(shè)計。Altera公司開發(fā)的QuartusⅡ設(shè)計軟件,提供了 的設(shè)計界面以及編譯平臺,并且該公司還集成了可供程序下載的FPGA器件CYCLONEⅡ系列芯片,這樣大大縮短了DDS的設(shè)計周期。

        1 DDS的設(shè)計原理

        DDS的原理圖如圖1所示。DDS實現(xiàn)頻率合成主要是通過查表的方式進(jìn)行的。

        正弦查詢表是一個只讀存儲器(ROM),以相位為地址,存有1個或多個按0°~360°相位劃分幅值的正弦波幅度信息。相位累加器對頻率控制字進(jìn)行累加運算,若需要還可以加入相位控制字,得到的結(jié)果作為正弦波查詢表的地址。正弦查詢表的輸出為數(shù)字化正弦幅度值,通過D/A轉(zhuǎn)換器轉(zhuǎn)化為近似正弦波的階梯波,再通過低通濾波器濾除高頻成分和噪聲最終得到一個純正度很高的正弦波。

        1.1 建模

        如圖2所示正弦波y=sin(2πx),若以f量化的量化頻率對其幅度值進(jìn)行量化,一個周期可以得到M=f量化個幅度值。將這些幅度值按順序存入到ROM。相位累加器在參考時鐘的驅(qū)動下,每來1個脈沖,輸出就會增加1個步長相位增量X,輸出數(shù)據(jù)作為地址送入ROM中,讀出對應(yīng)的幅度值形成相應(yīng)的波形。

        1.2 參數(shù)設(shè)定

        DDS輸出信號頻率:

        其中,X為頻率累加器設(shè)定值;N為相位累加器位數(shù);fc為參考時鐘頻率。

        例如,假定基準(zhǔn)時鐘為200 MHz,累加器的位數(shù)為32,頻率控制字X為:

        0x08000000H,即為227,則:

        再設(shè)定頻率控制字X為0x80000000H,即為231,則:


        上一頁 1 2 3 下一頁

        關(guān)鍵詞: Verilog HDL DDS 仿真

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉