中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA和LabView的遙測(cè)信號(hào)模擬源設(shè)計(jì)

        基于FPGA和LabView的遙測(cè)信號(hào)模擬源設(shè)計(jì)

        作者: 時(shí)間:2011-04-11 來(lái)源:網(wǎng)絡(luò) 收藏

        發(fā)送數(shù)據(jù)時(shí)控制單元將從單口RAM中讀取的待發(fā)送數(shù)據(jù)存放在中的乒乓RAM中,并串轉(zhuǎn)換后發(fā)送數(shù)據(jù)。讀取外部RAM數(shù)據(jù)存入乒乓RAM的時(shí)間必須小于并串轉(zhuǎn)換后發(fā)送8位數(shù)據(jù)的時(shí)間,否則會(huì)造成數(shù)據(jù)丟失。發(fā)送的數(shù)據(jù)格式通過(guò)有限狀態(tài)機(jī)控制,狀態(tài)轉(zhuǎn)移圖,如圖6所示。

        本文引用地址:http://www.antipu.com.cn/article/191246.htm

        h.JPG



        3 結(jié)果測(cè)試
        本設(shè)計(jì)芯片采用Altera公司的EP2C8Q208C8,使用QuatusⅡ8.1開(kāi)發(fā)系統(tǒng)實(shí)現(xiàn)編程和仿真,完成對(duì)電路設(shè)計(jì)的功能和時(shí)序分析。
        在QuatusⅡ中編譯工程后,建立SignalTapⅡ文件并加入工程、配置STP文件、編譯并將STP文件同原有的設(shè)計(jì)下載到FPGA中。人機(jī)交互界面設(shè)置發(fā)送頻率為5 MHz,圖像數(shù)據(jù)為循環(huán)發(fā)送0~127,數(shù)字量信息字為0~253,點(diǎn)擊LVDS開(kāi)始按鈕。通過(guò)SignalTapⅡ窗口下查看邏輯分析儀實(shí)時(shí)捕獲的數(shù)據(jù),格式與要求完全一致,發(fā)送數(shù)據(jù)正確。實(shí)時(shí)捕獲數(shù)據(jù),如圖7所示。另外,SignalTapⅡ中設(shè)置的采樣時(shí)鐘頻率要大于被測(cè)信號(hào)最高頻率的2倍,否則無(wú)法正確反映被測(cè)信號(hào)波形的變化,測(cè)試完畢后要將該邏輯分析儀從項(xiàng)目中刪除。

        i.JPG



        4 結(jié)束語(yǔ)
        文中探討了基于FPGA和的設(shè)計(jì),采用了“FPGA+接口+PC”的設(shè)計(jì)方案,實(shí)現(xiàn)了由PC程控、傳輸速率4~8MHz、固定幀格式的LVDS信號(hào)。通過(guò)此方法可以在短時(shí)間內(nèi)構(gòu)建一個(gè)通用靈活的虛擬儀器平臺(tái),接口可以根據(jù)實(shí)際條件采用USB、串口、紅外等多種方式。


        上一頁(yè) 1 2 3 下一頁(yè)

        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉