中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于EDA層次化設(shè)計(jì)方法的出租車(chē)計(jì)費(fèi)器設(shè)計(jì)

        基于EDA層次化設(shè)計(jì)方法的出租車(chē)計(jì)費(fèi)器設(shè)計(jì)

        作者: 時(shí)間:2011-11-12 來(lái)源:網(wǎng)絡(luò) 收藏

        摘要:一般采用以單片機(jī)為核心的,設(shè)計(jì)不夠靈活方便。為此,在此介紹了采用技術(shù)的層次化設(shè)計(jì)的方法。即用VHDL編寫(xiě)各個(gè)功能模塊,實(shí)現(xiàn)低層設(shè)計(jì);用原理圖輸入方式描述各模塊間的關(guān)系,實(shí)現(xiàn)頂層設(shè)計(jì)。采用FPGA可編程邏輯器件為系統(tǒng)控制單元,無(wú)需添加外圍電路,更新功能僅需修改軟件。實(shí)驗(yàn)表明,該簡(jiǎn)單快捷,所設(shè)計(jì)的系統(tǒng)性能可靠。應(yīng)用該方法設(shè)計(jì)的數(shù)字電子系統(tǒng)具有很強(qiáng)的靈活性。
        關(guān)鍵詞:;VHDL;層次化;

        0 引言
        使用戶(hù)在無(wú)需實(shí)際芯片、電路板和儀器儀表的情況下進(jìn)行電路設(shè)計(jì)和分析;采用在系統(tǒng)編程技術(shù),在現(xiàn)場(chǎng)對(duì)系統(tǒng)進(jìn)行邏輯重構(gòu)和升級(jí),實(shí)現(xiàn)硬件設(shè)計(jì)軟件化。
        EDA技術(shù)以可編程邏輯器件FPGA和CPLD及其開(kāi)發(fā)系統(tǒng)為硬件平臺(tái),以EDA開(kāi)發(fā)軟件如Max+PlusⅡ?yàn)殚_(kāi)發(fā)工具,基于邏輯功能模塊的層次化設(shè)計(jì)方法設(shè)計(jì)數(shù)字系統(tǒng)。Max+PlusⅡ設(shè)計(jì)可采用原理圖、硬件描述語(yǔ)言(VHDL)等多種輸入方式,并支持這些文件的任意混合設(shè)計(jì)。對(duì)于不同層次,可采用不同的輸入方式進(jìn)行設(shè)計(jì)。由于VHDL擅長(zhǎng)描述模塊的邏輯功能,所以在對(duì)底層模塊設(shè)計(jì)中,常采用VHDL進(jìn)行描述,而原理圖則擅長(zhǎng)描述模塊間的連接關(guān)系,故在頂層設(shè)計(jì)中,常采用原理圖輸入方法。出租車(chē)計(jì)費(fèi)器通常以單片機(jī)為核心進(jìn)行設(shè)計(jì),本文以為它例介紹基于EDA技術(shù)的數(shù)字系統(tǒng)混合設(shè)計(jì)方法。

        1 出租車(chē)計(jì)費(fèi)器功能
        出租車(chē)計(jì)費(fèi)器的功能要求:
        (1)實(shí)現(xiàn)出租車(chē)按行駛里程收費(fèi),起步費(fèi)為7.0元;
        (2)行駛3 km后再按2元/km計(jì)費(fèi),車(chē)停時(shí)不計(jì)費(fèi);
        (3)能預(yù)置起步費(fèi)和每公里收費(fèi),并能模擬汽車(chē)啟動(dòng)、停止、車(chē)速等狀態(tài)。
        根據(jù)VHDL特點(diǎn),設(shè)計(jì)者不再需要考慮選擇固定功能的標(biāo)準(zhǔn)芯片,而是從實(shí)現(xiàn)系統(tǒng)功能與性能出發(fā)來(lái),建立出租車(chē)計(jì)費(fèi)器系統(tǒng)模塊,如圖1所示。

        本文引用地址:http://www.antipu.com.cn/article/190978.htm

        a.JPG



        2 出租車(chē)計(jì)費(fèi)器的設(shè)計(jì)與實(shí)現(xiàn)
        本系統(tǒng)分底層和頂層2個(gè)層次設(shè)計(jì),底層設(shè)計(jì)采用VHDL編寫(xiě)各個(gè)功能模塊,頂層設(shè)計(jì)采用原理圖方式描述各模塊間的連接。


        上一頁(yè) 1 2 3 下一頁(yè)

        評(píng)論


        相關(guān)推薦

        技術(shù)專(zhuān)區(qū)

        關(guān)閉