中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的高速AD轉(zhuǎn)換

        基于FPGA的高速AD轉(zhuǎn)換

        作者: 時(shí)間:2012-06-25 來(lái)源:網(wǎng)絡(luò) 收藏

        編程設(shè)計(jì)采用VHDL語(yǔ)言。VHDL主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口。除了含有許多硬件特征的語(yǔ)句外,VHDL的語(yǔ)言形式和描述風(fēng)格與句法十分類似于一般的計(jì)算機(jī)高級(jí)語(yǔ)言。一個(gè)完整的VHDL語(yǔ)言程序通常含有5個(gè)部分:實(shí)體(Entity)、結(jié)構(gòu)體(ArcbAtecture)、配置(Configuration)、程序包(Package)和庫(kù)(Library)。
        源程序中的結(jié)構(gòu)體定義如下。注意ADS7890的輸入對(duì)應(yīng)的是EP2C35F672C6的輸出。
        e.JPG

        fpga相關(guān)文章:fpga是什么




        關(guān)鍵詞: FPGA 高速AD轉(zhuǎn)換

        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉