中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的信號頻譜分析系統(tǒng)

        基于FPGA的信號頻譜分析系統(tǒng)

        作者: 時間:2012-06-27 來源:網(wǎng)絡(luò) 收藏

        摘要 利用實現(xiàn)了信號的采集與頻譜分析,對進行了模塊劃分,并分別給出了各模塊的設(shè)計要點,完成了模擬信號采集模塊、快速傅里葉變換模塊、存儲模塊以及VGA顯示模塊的設(shè)計。最后對設(shè)計的各模塊進行了功能與時序仿真,驗證了設(shè)計的正確性與可靠性。試驗表明,該設(shè)計可以實現(xiàn)信號的采集、頻譜分析與顯示等功能,系統(tǒng)穩(wěn)定可靠。
        關(guān)鍵詞 A/D轉(zhuǎn)換;信號采集;頻譜分析;快速傅里葉變換;

        數(shù)字信號處理技術(shù)飛速發(fā)展,其信號來源往往是模擬信號的A/DC輸出。該頻譜分析系統(tǒng)主要實現(xiàn)的功能包括對模擬信號進行采集,并對采集到的數(shù)字信號進行快速傅里葉變換(FFT),最后將頻譜分析結(jié)果顯示在VGA上。系統(tǒng)的核心部分采用Altera公司的芯片CycloneII實現(xiàn),采用ADI公司的AD7655來實現(xiàn)待分析模擬信號的A/D轉(zhuǎn)換。

        1 系統(tǒng)組成
        系統(tǒng)通過FPGA控制AD7655芯片采集待分析的模擬信號,并對A/D采集所得來的數(shù)字信號進行FFT變換,計算結(jié)束后將結(jié)果放在存儲器中,F(xiàn)PGA以存儲器中的數(shù)據(jù)作為數(shù)據(jù)源進行控制,VGA將信號的頻譜分析結(jié)果以圖形的方式顯示。系統(tǒng)由A/D采集模塊、主控制模塊、FIFO模塊、FFT運算模塊、數(shù)據(jù)存儲模塊、VGA控制模塊等6個模塊組成。各模塊之間的關(guān)系如圖1所示。

        本文引用地址:http://www.antipu.com.cn/article/190196.htm

        b.JPG



        2 系統(tǒng)設(shè)計
        2.1 A/D采集模塊
        系統(tǒng)控制模塊在接收到采集使能信號后,便會啟動A/DC來采集原始模擬信號。設(shè)計采用16位低功耗A/D轉(zhuǎn)換器AD7655對模擬信號進行采樣。AD7655有4個通道,1 Mbit·s-1采樣率,輸入模擬信號的范圍為0~5 V。該芯片的時序如圖2所示。

        c.JPG


        上一頁 1 2 3 4 下一頁

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉