中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > CPLD的串口電路設(shè)計

        CPLD的串口電路設(shè)計

        作者: 時間:2012-08-21 來源:網(wǎng)絡(luò) 收藏

        一、硬件

        本文引用地址:http://www.antipu.com.cn/article/190020.htm

        本文選用 是ALTERA 公司的EPM240T100,結(jié)合MAX232 接口芯片進行通信設(shè)計,框圖如下圖1 所示。

        CPLD串口通信模塊硬件設(shè)計
        圖1 通信模塊硬件設(shè)計

        二、VHDL程序模塊設(shè)計及描述

        使用VHDL 對 進行編程,設(shè)計3 個模塊,波特率發(fā)生模塊,接收器,發(fā)送器。

        1. 波特率發(fā)生模塊

        波特率發(fā)生器實際是一個分頻器,如前所述,本文設(shè)計的波特率為19.2kb/ 秒,設(shè)計使用的時鐘頻率為10MHz,所以計數(shù)器進行計數(shù)時計數(shù)到260進行翻轉(zhuǎn)。

        程序如下(關(guān)鍵部分保留,非必要部分用……代替):

        ……

        ENTITY uart IS

        GENERIC(d_len:INteGER:=8);

        PORT (

        f10MHz:IN STD_LOGIC;-- 系統(tǒng)時鐘

        reset:IN STD_LOGIC;-- 復(fù)位信號

        rxd:IN STD_LOGIC; -- 串行接收

        txd:OUT STD_LOGIC;-- 串行發(fā)送

        );

        END uart;

        ARCHITECTURE behav of uart IS

        ……

        BEGIN

        rxds=rxd;

        PROCESS(f10MHz,reset)

        -- 設(shè)置波特率發(fā)生器 19200kb/s

        VARIABLE clk19200hz: STD_LOGIC;

        VARIABLE count:INTEGER RANGE 0 TO 260;

        BEGIN

        IF reset='0' THEN

        count:=0;

        clk19200hz:='0';

        ELSIF f10MHz'EVENT AND f10MHz='1' THEN

        IF count=260 THEN

        count:=0;clk19200hz:= NOT clk19200hz;

        ELSE

        count:=count+1;

        END IF;

        END IF;

        baud_rate=clk19200hz;

        END PROCESS;

        分頻器相關(guān)文章:分頻器原理

        上一頁 1 2 下一頁

        關(guān)鍵詞: CPLD 串口 電路設(shè)計

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉