中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 32階FIR濾波器的FPGA實現(xiàn)

        32階FIR濾波器的FPGA實現(xiàn)

        作者: 時間:2009-12-22 來源:網(wǎng)絡 收藏

        2 并行分布式算法原理及設計
        32階的差分方程表達式為:

        本文引用地址:http://www.antipu.com.cn/article/188447.htm


        式中:x(n)為輸入;y(n)為輸出;h(n)為系數(shù)。
        設x(n)用二進制可表示為:


        其中,最高位為符號位。則式(7)可寫為:


        式(10)為并行分布式算法,由上可以看出并行分布式算法是將表達式重新排列,分別加權求和。與傳統(tǒng)算法最大的不同之處是在設計過程中以查找表代替乘法器,即根據(jù)輸入數(shù)據(jù)的不同,將對應的濾波器系數(shù)預先求和保存在ROM中,也就是將每一項的乘法求和通過并行結構查表尋值完成,提高運行速度。
        具體實現(xiàn)時,首先將12位的輸人數(shù)據(jù)并行輸入到12列32位移位寄存器分別寄存,然后以寄存器中的值為地址,對應于查找表的結果,按照式(10),每列進行相應二次冪加權,最后各列累加,在第32個數(shù)據(jù)完全輸入之后得到正確的濾波器輸出。由于輸入數(shù)據(jù)的延遲,在此之前濾波器輸出會延遲或者產生不正確的結果,可以在實現(xiàn)過程中加入控制信號進行輸出控制。由于查找表的規(guī)模是隨著地址的增加呈指數(shù)增加的,可以將32位的查找表劃分為四個8位的查找表,從而降低對ROM的需求。
        在本設計中可采用多級流水線技術,也就是將在明顯制約系統(tǒng)速度的長路徑上插入幾級寄存器,雖然流水線會影響器件資源的使用量,但它降低了寄存器間的傳播時延,允許維持高的系統(tǒng)時鐘速率。



        關鍵詞: FPGA FIR 濾波器

        評論


        相關推薦

        技術專區(qū)

        關閉