中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 32階FIR濾波器的FPGA實現(xiàn)

        32階FIR濾波器的FPGA實現(xiàn)

        作者: 時間:2009-12-22 來源:網(wǎng)絡(luò) 收藏

        采用上面介紹的凱澤窗,利用Matlab編程計算得到32階低通參數(shù)如下:

        本文引用地址:http://www.antipu.com.cn/article/188447.htm


        32階低通幅頻特性圖如圖1所示。

        上述求得的系數(shù)是浮點型的,而在設(shè)計中使用的數(shù)據(jù)是定點型的,所以在設(shè)計之前要將系數(shù)轉(zhuǎn)化為定點型,即系數(shù)的量化。在本文中采用數(shù)字信號處理(DSP)技術(shù)中的Q值法對系數(shù)進(jìn)行量化。為了兼顧精度和所占用的資源,本文的系數(shù)用12位二進(jìn)制來量化,得到的整數(shù)系數(shù)結(jié)果如下:



        關(guān)鍵詞: FPGA FIR 濾波器

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉