中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 分10檔的20~200NS模擬延遲電路及原理分析

        分10檔的20~200NS模擬延遲電路及原理分析

        作者: 時間:2012-04-03 來源:網絡 收藏

        電路的功能

        本文引用地址:http://www.antipu.com.cn/article/186695.htm

        信號的延遲大多采用BBD器件,可獲得數毫秒的延遲時間,但其S/N不好,應用范圍受到限制。延遲時間較短時,也可使用同軸電纜,但必須占用較大空間,因此往往不太現實。本電路使用了集中電路網絡構成的小型延遲線,以為一檔,在~0范圍內使信號延遲。

        電路工作原理

        由線圈L和電容器C組成集中電路,若以特性阻抗端接,不會有反射,電路網絡作為低通濾波器使用。

        所謂特性阻抗端接,就是從延遲線的輸出、輸入端看輸入、輸出的阻抗,本電路為350歐。

        照片A救出了輸入信號脈沖從的分接點輸出波形約有NS的滯后,20~180NS分接點的輸出波形也相似。



        關鍵詞: 200 20 NS 模擬

        評論


        相關推薦

        技術專區(qū)

        關閉