中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 電源與新能源 > 設計應用 > LD0、QLDO、VLDO的設計原理及測試

        LD0、QLDO、VLDO的設計原理及測試

        作者: 時間:2010-09-11 來源:網(wǎng)絡 收藏

        本文引用地址:http://www.antipu.com.cn/article/180506.htm

          2

          如圖4所示,典型產品為Analogic TECH公司的AAT3200。V的最大特點是采用P溝道功率場效應管MOSFET來代替PNP型功率管作為調整管,MOSFET本身還帶保護二極管(VD)。P溝道MOSFET屬于電壓控制型器件,其柵極驅動電流板小,而通態(tài)電阻非常低,通態(tài)壓降遠低于雙極性晶體管的飽和壓降,這不僅能大大降低輸入-輸出壓差,還能在微封裝下輸出更大的電流。圖4中還給出了內部過電流及過熱保護電路,RS為電流檢測電阻。

          

          一種改進型如圖5所示。其主要特點是增加了輸出狀態(tài)自檢(POK)、延遲供電、電源關斷等功能。POK(Power OK)是表示“電源正常”的信號。一旦輸出電壓降低到使采樣電壓低于9l%UREF時,比較器就輸出高電平,經過l ms的延遲時間強迫POK MOSFET導通,從POK端輸出低電平(表示電源電壓過低),送至微處理器。當輸出電壓恢復正F常叫,比較器輸出低電平,令POK MOSFET截止,POK端輸出為高電平,以此表示電源正常。POK MOSFET采用開漏極輸出結構,外部需經過lO kΩ~l MΩ的上拉電阻接U0端。不用POK端時可接地或懸空。EN為使能控制端,當EN端接低電半時將電源關斷。LDO進入休眠狀態(tài),此時POK端 呈高阻態(tài)。利用延遲電路能避免因干擾而造成的誤動作。

          



        評論


        相關推薦

        技術專區(qū)

        關閉