中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 電源設(shè)計小貼士 41:DDR 內(nèi)存電源

        電源設(shè)計小貼士 41:DDR 內(nèi)存電源

        作者: 時間:2011-12-16 來源:網(wǎng)絡(luò) 收藏

        CMOS 邏輯系統(tǒng)的功耗主要與時鐘頻率、系統(tǒng)內(nèi)各柵極的輸入電容以及電壓有關(guān)。器件形體尺寸減小后,電壓也隨之降低,從而在柵極層大大降低功耗。這種低電壓器件擁有更低的功耗和更高的運行速度,允許系統(tǒng)時鐘頻率升高至千兆赫茲級別。在這些高時鐘頻率下,阻抗控制、正確的總線終止和最小交叉耦合,帶來高保真度的時鐘信號。傳統(tǒng)上,邏輯系統(tǒng)僅對一個時鐘沿的數(shù)據(jù)計時,而雙倍數(shù)據(jù)速率 () 同時對時鐘的前沿和下降沿計時。它使數(shù)據(jù)通過速度翻了一倍,且系統(tǒng)功耗增加極少。

        本文引用地址:http://www.antipu.com.cn/article/178232.htm

        高數(shù)據(jù)速率要求時鐘分配網(wǎng)絡(luò)要倍加小心,以此來最小化振鈴和反射效應(yīng),否則可能會導(dǎo)致對邏輯器件非有意計時。圖 1 顯示了兩種備選總線終止方案。第一種方案(A)中,總線終止電阻器放置于分配網(wǎng)絡(luò)的末端,并連接至接地。如果總線驅(qū)動器處于低態(tài)下,電阻器的功耗便為零。在高態(tài)下時,電阻器功耗等于電壓(VDD)平方除以總線電阻(源阻抗加端接電阻)。平均功耗為電源電壓平方除以兩倍總線電阻。

        1.jpg

        圖 1 VTT 端接電壓降低一半端接功耗


        上一頁 1 2 下一頁

        關(guān)鍵詞: 電源 內(nèi)存 設(shè)計 DDR

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉