中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁(yè) > 消費(fèi)電子 > 設(shè)計(jì)應(yīng)用 > 新型MP3解碼芯片VS1001K及其應(yīng)用

        新型MP3解碼芯片VS1001K及其應(yīng)用

        作者: 時(shí)間:2004-12-11 來源:網(wǎng)絡(luò) 收藏
        摘要:是芬蘭VLSI Solution公司生產(chǎn)的。該內(nèi)含高質(zhì)量的立體聲數(shù)模轉(zhuǎn)換器(DAC)和耳機(jī)驅(qū)動(dòng)電路,支持PCM數(shù)據(jù)輸入。它還具有體積小、功耗低、接口簡(jiǎn)單、價(jià)格便宜等優(yōu)點(diǎn)。文中介紹了的引腳排列、內(nèi)部結(jié)構(gòu)和主要特點(diǎn)。同時(shí)重點(diǎn)介紹了的SCI控制接口中各寄存器的功能和地址以及SDI數(shù)據(jù)接口的操作方法。最后給出了VS1001K的電路。

        關(guān)鍵詞: 編碼 播放器 VS1001K

        1 引言

        目前,INTERNET網(wǎng)上和便攜式播放器所使用的MP3音頻數(shù)據(jù)壓縮方法已經(jīng)成為一種公認(rèn)的行業(yè)標(biāo)準(zhǔn)了。這種方法以其壓縮率高、音質(zhì)好而迅速風(fēng)靡全世界。但實(shí)際上,許多MP3播放器的核心就是一片MP3音頻。VS1001K是芬蘭VLSI Solution公司推出的MP3芯片。該芯片內(nèi)含高質(zhì)量的立體聲數(shù)模轉(zhuǎn)換器(DAC)和耳機(jī)驅(qū)動(dòng)電路,它支持PCM數(shù)據(jù)輸入,同時(shí)具有體積小、功耗低、接口簡(jiǎn)單、價(jià)格便宜等優(yōu)點(diǎn)。因而有望成為MP3解碼器的首選芯片。

        2 VS1001K的功能結(jié)構(gòu)

        2.1 VS1001K的引腳功能

        VS1001K具有兩種封裝形式:分別為28腳SOIC雙列式和49腳BGA球柵陣列式。圖1給出了28腳SOIC封裝的引腳排列圖。各引腳的具體功能說明如表1所列。

        表1 VS1001K的引腳功能

        引腳號(hào)引腳名稱功 能
        1DREQ數(shù)據(jù)請(qǐng)求端口
        2DCLKSDI時(shí)鐘信號(hào)輸入端
        3SDATASDI數(shù)據(jù)輸入端
        4BSYNC字節(jié)同步信號(hào)端
        5,9,28DVDD數(shù)字電源
        6,10,27DGND數(shù)字地
        7XTALO時(shí)鐘信號(hào)輸出
        8XTALI時(shí)鐘信號(hào)輸入
        11XCS片選,低電平有效
        12SCLKSCI時(shí)鐘輸入端
        13SISCI數(shù)據(jù)輸入端
        14SOSCI數(shù)據(jù)輸出端
        15~17TEST0備用測(cè)試端口
        18,21,25AGND模擬地
        19,23AVDD模擬電源
        20RIGHT右聲道音頻輸出
        22RCAP外接電容接入端
        24LEFT左聲道音頻輸出
        26XRESET電路復(fù)位端,低電平有效

        表2 SCI寄存器功能

        寄存器名地 址類 型

        功 能

        MODE0x00RW用于控制VS1001K的操作
        STATUS0x01RW當(dāng)前VS1001K的狀態(tài)信息
        INT_FCTLH0x02-內(nèi)部寄存器,一般不用
        CLOCKF0x03RW控制時(shí)鐘頻率和倍頻器
        DECODE_TIME0x04R確定解碼時(shí)間(單位為秒)
        AUDATA0x05R聲音數(shù)據(jù)
        WRAM0x06W用于向程序RAM寫入用戶程序
        WRAMADDR0x07W為WRAM操作設(shè)置基地址
        HDAT00x08R讀取表頭數(shù)據(jù)
        HDAT10x09R讀取MP3表頭數(shù)據(jù)
        A1ADDR0x0ARW確定用戶程序的開始地址
        VOL0x0BRW用于音量控制,高、低字節(jié)分別為左、右聲道。音量取值范圍為0~FF,0位最大,F(xiàn)F為最小
        RESERVED0x0C-保留
        A1CTRL[0]0x0DRW用于控制用戶程序
        A1CTRL[1]0x0ERW用于控制用戶應(yīng)用程序

        2.2 VS1001K的內(nèi)部結(jié)構(gòu)

        VS1001K解碼芯片內(nèi)部集成有VS DSP處理器,同時(shí)它還集成有立體聲音頻DAC、立體聲耳機(jī)放大驅(qū)動(dòng)器、以及程序ROM和程序RAM等,此外,VS1001K還帶有串行的數(shù)據(jù)接口和控制接口。圖2是VS1001K的內(nèi)部結(jié)構(gòu)原理框圖。

        3 VS1001K的工作原理

        VS1001K主要通過兩個(gè)串行接口SCI和SDI來接收外部微處理器傳送來控制命令和MP3數(shù)據(jù)。其中SCI用于接收外部微處理器傳送來控制命令,SDI用來接收外部微處理器傳送的MP3數(shù)據(jù)。

        3.1 SCI控制接口

        對(duì)VS1001K的控制主要是通過對(duì)SCI中的15個(gè)16位寄存器進(jìn)行操作來實(shí)現(xiàn)的。表2所列是SCI的15個(gè)16位寄存器的名稱、地址、類型和功能說明。實(shí)際上,對(duì)VS1001K的主要操作都是通過MODE寄存器來完成的,表3給出了MODE寄存器各位的操作功能說明。

        表3 MODE寄存器的操作方法

        名 稱

        功 能

        操作說明

        0SM_DIFF差分輸出控制0為正常,1為左聲道反相
        1SM_FFWD快進(jìn)0為正常快速度,1為快進(jìn)
        2SM_RESET軟件復(fù)位0時(shí)不復(fù)位,1時(shí)復(fù)位
        3SM_MP12是否解碼MP1和20為只解MP3,1時(shí)解碼MP1/2/3
        4SM_PDOWN掉電控制0為上電,1為掉電
        5SM_DAC數(shù)模轉(zhuǎn)換模式控制0為一般MPEG解碼,1為PCM解碼
        6SM_DACMONO立體聲數(shù)模轉(zhuǎn)換控制0為立體聲,1為單聲道
        7SM_BASS高/低音增強(qiáng)器0為關(guān),1為開
        8SM_DACTDCLK觸發(fā)沿0為從MSB開始,1為從LSB開始
        9SM_BYTEORD字節(jié)傳送順序0為上升沿,1為降沿
        10SM_IBMODE工作模式0為從模式,1為主模式
        11SM_IBCLKVS1001K在主模式工作時(shí),用于DCLK頻率設(shè)置0時(shí)選512kHz,1時(shí)選1024kHz

        SCI和外部微處理器的通訊協(xié)議包括指令字節(jié)、地址字節(jié)和16位字三部分。其中指令字節(jié)?。埃兀埃硶r(shí)為讀寄存器,?。埃兀埃矔r(shí)為寫寄存器;地址字節(jié)的主要用途是確定地址寄存器的地址,其范圍為0X00~0X0E.而16位字則用于指向指定寄存器寫入或讀出的值。圖3所示是SCI寄存器的讀寫操作時(shí)序。

        3.2 SDI數(shù)據(jù)接口

        當(dāng)外部微處理器通過SDI接口向VS1001K傳送MP3數(shù)據(jù)時(shí),在MODE寄存器的不同設(shè)定下,SDI可工作在主、從兩種模式。

        當(dāng)SDI在主模式下工作時(shí),其DCLK信號(hào)由VS1001K內(nèi)部產(chǎn)生(具體是512kHz還是1024kHz由MODE寄存器的SM IBCLK位決定),而當(dāng)SDI工作在從模式時(shí),DCLK由外部輸入。

        SDI通常以字節(jié)為單位來進(jìn)行數(shù)據(jù)傳送,并在DCLK的上升沿或下降沿(具體由MODE寄存器的SM_DACT位決定)將SDATA數(shù)據(jù)信號(hào)輸入。數(shù)據(jù)傳送時(shí)采用高位在前還是低位在前是由MODE寄存器的SM DACT位來決定的。SDI采用BSYNC信號(hào)來確保數(shù)據(jù)傳送時(shí)不出現(xiàn)錯(cuò)位的情況。

        圖3、圖4

        當(dāng)SDI在從模式下接收數(shù)據(jù)時(shí),如果片內(nèi)FIFO還有足夠的空間,VS1001K會(huì)發(fā)出一個(gè)高電平DREQ數(shù)據(jù)請(qǐng)求信號(hào),以表示可以接收至少32個(gè)字節(jié)的MP3數(shù)據(jù)。

        4 VS1001K的應(yīng)用

        圖4是VS1001K通過SDI和SCI接口與外部微處理器進(jìn)行連接的應(yīng)用電路。從圖中可見,由于VS1001K解碼器在其芯片內(nèi)部已經(jīng)集成了數(shù)模轉(zhuǎn)換器和耳機(jī)音頻驅(qū)動(dòng)電路,因而其外圍電路十分簡(jiǎn)單。實(shí)際上,圖4電路已經(jīng)對(duì)VS1001K與微處理器的接口電路進(jìn)行了優(yōu)化。

        關(guān)于讀寫SCI的寄存器或向SDI傳送MP3數(shù)據(jù)的軟件編程,對(duì)于不同的外部微處理器,其軟件編程可能會(huì)有所不同。但都不是很復(fù)雜。限于篇幅,本文不再贅述。



        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉