中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 消費電子 > 設(shè)計應(yīng)用 > 基于NAND FLASH的大容量視頻存儲系統(tǒng)的設(shè)計

        基于NAND FLASH的大容量視頻存儲系統(tǒng)的設(shè)計

        作者: 時間:2012-05-30 來源:網(wǎng)絡(luò) 收藏

        摘要:針對MPEG4格式壓縮的數(shù)據(jù),給出了采用 介質(zhì),以FPGA為陣列的控制器,并用DSF作為數(shù)據(jù)處理的核心單元,來完成數(shù)據(jù)方法,同時對壞塊的檢測處理等關(guān)鍵問題提出了解決方案。
        關(guān)鍵詞:FPGA;DSP ;;存儲

        0 引言
        科技的發(fā)展,尤其是航空、航天、航海技術(shù)的發(fā)展,對于科研設(shè)備所拍攝的數(shù)據(jù)以及設(shè)備運(yùn)行情況的監(jiān)視錄像,都迫切地需要一種容量大、速度快、存儲性能可靠的圖像存儲設(shè)備。傳統(tǒng)的存儲介質(zhì)主要以早期的磁帶機(jī)和其后的磁盤為主,由于磁帶機(jī)存儲密度低,存儲內(nèi)容不易查找,已經(jīng)退出了歷史舞臺。而磁盤受到強(qiáng)烈震動后容易丟失數(shù)據(jù),嚴(yán)重制約了它在航空、航天、航海領(lǐng)域中的應(yīng)用。與傳統(tǒng)的硬盤相比,NADN 作為一種新興的半導(dǎo)體存儲器件具有存儲密度高、可靠性高、體積小、質(zhì)量輕、功耗小、壽命長、無噪聲、抗震動、能適應(yīng)惡劣的力學(xué)和溫度環(huán)境等優(yōu)點。由此可見,NADN FLASH的存儲的研究具有更為重要的意義。

        1 概述
        本系統(tǒng)以ADI公司的高性能DSP芯片BF533為核心,用并行外圍接口(PPI)來接收中心控制板的視頻數(shù)據(jù)和控制命令,并將處理結(jié)果和存儲在介質(zhì)中的視頻數(shù)據(jù)傳輸給中心控制板;以Sumsung公司的 FLASH芯片K9WBG08U1M為存儲介質(zhì);用Altera公司的FPGA芯片EP2C35來實現(xiàn)對FLASH的時序控制。根據(jù)實際需求,本系統(tǒng)使用了100片K9WBG08U1M芯片,存儲深度可達(dá)400GB,其安全存儲速率可達(dá)5MB/s。該系統(tǒng)的視頻數(shù)據(jù)采用文件的形式來管理,即每個視頻文件都有一個文件表項,里面包含文件名稱、文件地址以及文件大小等信息,此表項存放在FLASH的文件列表中,在進(jìn)行存儲、下載、剪切、刪除等操作時,都需要將文件列表讀到DSP的SDRAM中,以確定目標(biāo)文件的地址,從而進(jìn)行后續(xù)處理。

        2 系統(tǒng)硬件
        2.1 芯片的選擇
        K9WBG08U1M芯片通過8位復(fù)用的I/O總線多周期輸入尋址,即共分5個周期,前2個周期輸入A0~A11的頁內(nèi)地址(列地址),后3個周期輸入A12~A30的頁地址(行地址)。其單片存儲容量為(4G+128M)B,內(nèi)部由兩片K9KAG08U0M芯片構(gòu)成,而K9KAG08U0M芯片又分為8 192塊,每塊64頁,每頁(4 K+128)B。該芯片以頁為單位來進(jìn)行編程和讀操作,典型編程時間為200μs,最大編程時間為700μs,最小寫周期為25 ns,最小串行讀周期為50 ns;以塊為單位進(jìn)行擦除,典型擦除時間為1.5 ms。其內(nèi)部有一個頁寄存器,在進(jìn)行編程和讀操作時,先將要寫或要讀的一頁數(shù)據(jù)緩存到頁寄存器中,然后寫入編程命令開始頁編程或發(fā)送讀使能信號開始串行讀。由此可以計算出FLASH的最快寫入速率為4 096 B/(200μs+4 096×25 ns)≈13 Mb/s,安全寫入速率為4 096 B/(700μs+4 096×25 nS)≈5 Mb/s??紤]到數(shù)據(jù)的安全寫入,我們選取了最大編程時間700μs,即安全寫入速率為5MB/s。
        2.2 系統(tǒng)硬件結(jié)構(gòu)框圖
        本系統(tǒng)作為網(wǎng)絡(luò)視頻存儲系統(tǒng)的子系統(tǒng),通過DSP的半雙工接口PPI與中心控制板進(jìn)行通信。首先將接收到的數(shù)據(jù)緩存在SDRAM中,然后對緩存下來的數(shù)據(jù)進(jìn)行分析,辨別命令類型后進(jìn)行與命令相應(yīng)的操作,同時通過UART這個低速通道向中心控制板返回實時狀態(tài)信息。其硬件結(jié)構(gòu)框圖如圖1所示。

        本文引用地址:http://www.antipu.com.cn/article/165555.htm

        a.jpg


        上一頁 1 2 3 下一頁

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉