中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于ARM926EJ-S的MPEG-4軟解碼器的優(yōu)化與實現(xiàn)

        基于ARM926EJ-S的MPEG-4軟解碼器的優(yōu)化與實現(xiàn)

        作者: 時間:2009-02-10 來源:網(wǎng)絡 收藏

        1 引 言

        本文引用地址:http://www.antipu.com.cn/article/152648.htm

        視頻壓縮標準自問世以來受到人們的廣泛關注。近幾年,嵌入式應用中對播放器的已經(jīng)成為眾多廠家的研究熱點。專用的播放芯片已經(jīng)非常普遍,但是減少功耗和降低成本一直是商家追求的目標,因此,隨著嵌入式的主流微處理器ARM的處理能力越來越強,用他來MPEG-4系統(tǒng)的軟解碼成為了眾多嵌入式設計公司研究的重點內容。由于MPEG-4系統(tǒng)龐大且需要大量的數(shù)據(jù)處理,因此在ARM中MPEG-4軟解碼需要對其原算法進行充分的才能達到理想的性能。為此研究了一種微處理器的MPEG-4解碼算法的純軟件實現(xiàn)和的方法,通過對解碼算法的軟件,將QVGA格式MPEG-4碼流在ARM9平臺上的播放速度由原來的10 f/s提高到了37 f/s,完全達到了流暢播放的要求,具有很高的實用價值。

        2開發(fā)平臺及耗時分析

        論文研究使用的是微處理器的綜合開發(fā)平臺,采用Linux操作系統(tǒng),外接320*240(QVGA格式)的LCD顯示屏。微處理器的時鐘頻率為190 MHz;采用5級整數(shù)流水線操作,支持32位ARM指令集和16位Thumb指令集以及擴充的DSP指令集;支持數(shù)據(jù)Cache和指令Cache,具有更高的指令和數(shù)據(jù)處理能力。軟件編譯環(huán)境為ADS1.2,使用Multi-ICE下載程序。

        MPEG-4 SP級算法流程圖如圖1所示。優(yōu)化的前期工作首先要將MPEG-4解碼代碼移植到開發(fā)平臺上,然后對解碼各個模塊進行運算量和耗時分析,找出優(yōu)化的重點內容。本文采用長度為376 934 B的AVI碼流為測試序列,該碼流共95幀,其中包括8個I幀,87個P幀。在未優(yōu)化前測得的耗時分析結果如表1所示,整個測試序列解碼播放完畢耗時10.05 s,解碼播放速度只有9.5 f/s。

        在ARM上用軟件實現(xiàn)MPEG-4的主要任務是提高解碼速度,同時達到理想的畫面播放效果。因此,怎樣使耗時部分根據(jù)ARM處理器的特性提高程序執(zhí)行效率是我們的主要工作,也是研究實現(xiàn)的重點。

        3 MPEG-4解碼算法在ARM926EJ-S上的優(yōu)化

        MPEG-4軟解碼以開源的XVID源代碼做為參考,將XVID的C源代碼移植到ARM平臺上,在此基礎上進行優(yōu)化并測試優(yōu)化后的解碼播放性能。優(yōu)化主要從3個方面進行:

        (1)對XVID源代碼的軟件結構,程序流程進行適合ARM特點的調整。
        (2)對運算量較大、耗時較多的模塊編寫匯編函數(shù)代替C程序模塊,提高程序執(zhí)行效率。
        (3)尋找快速或并行算法。

        3.1軟件結構的優(yōu)化

        ARM的資源非常有限,在軟件的結構安排上應盡量減少存儲器訪問,增加Cache的命中率,提高程序執(zhí)行效率。

        3.1.1 適當?shù)哪K合并處理以減少存儲器的訪問次數(shù)

        優(yōu)化前的源代碼中,I幀與P幀的宏塊解碼軟件結構如圖2所示。在這個流程中,對于inter宏塊,可變長解碼(VLD),反掃描(Iscan),反量化(Iquant)三個過程中有3次的Block存儲區(qū)讀,2次Block存儲區(qū)寫和1次Data存儲區(qū)寫。然而這些數(shù)據(jù)的處理并不存在關聯(lián)性,為減少存儲器訪問帶來的浪費,可以將在Block存儲區(qū)讀取的數(shù)據(jù)將這三個步驟全部進行完之后再放回存儲區(qū)。因此可對這三個步驟進行合并處理。具體的做法是:將原來的兩個函數(shù):

        合并后VLD從Block緩沖區(qū)讀數(shù)據(jù)處理后馬上進行反掃描和反量化,并將反量化后的數(shù)據(jù)存入Block中。整個過程只進行了一次Block緩沖區(qū)的讀和寫,不僅減少了兩個讀寫操作,還減少了一個Data緩沖區(qū)的開辟。同時,對于P幀在VLD之后立即進行反量化還省去了大量零值的處理,這也是考慮合并的主要因素之一。

        同樣,I幀中的AC/DC預測和反量化也可以進行合并。做法是:將add_acdc(pMB,i,block[i*64],iDcScaler,predictors);dequant_intra(data[i*64],block[i*64],iQuant,iDcScaler)兩個函數(shù)合并為:add_acde(pMB,i,block[i*64],iDcSealer,predictors,cbpcontrol,iQuant)。這個過程在減少存儲器的讀寫操作的同時也減少了沒有預測的AC值的反量化過程。

        通過以上兩個步驟的合并處理,由測試序列測試之后發(fā)現(xiàn)解碼播放完畢耗時5.23 s,速度提高了將近9 f/s,效果非常明顯。


        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區(qū)

        <sup id="3hn2b"></sup>

        1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

          1. <xmp id="3hn2b"></xmp>