中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 自動(dòng)反饋調(diào)節(jié)時(shí)鐘恢復(fù)電路設(shè)計(jì)

        自動(dòng)反饋調(diào)節(jié)時(shí)鐘恢復(fù)電路設(shè)計(jì)

        作者: 時(shí)間:2009-12-11 來(lái)源:網(wǎng)絡(luò) 收藏
        1.3 采樣比較電路
        采樣比較電路的可由鎖相環(huán)提供,其輸入為延時(shí)邏輯電路的輸出ssll、ssl4、ssl2等三路信號(hào)(如圖5所示),每隔一個(gè)周期對(duì)這三路信號(hào)采樣一次并得到一組ss值,其中ss的值若為00l或110,則表示相對(duì)于信號(hào)超前,此時(shí)超前指示信號(hào)early置高;若ss的值為011或100,則表示時(shí)鐘相對(duì)于信號(hào)滯后,滯后指示信號(hào)delay置高;若ss的值為000或111,則表示時(shí)鐘與信號(hào)同步。ss為010或101的情況則不會(huì)出現(xiàn),在時(shí)鐘的間隔周期內(nèi),early和delay標(biāo)識(shí)都被置低。early和delay標(biāo)識(shí)輸出可給decoder模塊進(jìn)行后續(xù)處理。
        1.4 相位譯碼電路
        相位譯碼電路的核心部件是一個(gè)3比特的計(jì)數(shù)器,其計(jì)數(shù)器初始值為4,每當(dāng)檢測(cè)到early信號(hào)為高時(shí),計(jì)數(shù)器減一;當(dāng)檢測(cè)到delay信號(hào)為低時(shí),計(jì)數(shù)器加一;其它情況,計(jì)數(shù)器保持不變。然后便可對(duì)此計(jì)數(shù)器進(jìn)行譯碼以得到一組8比特的控制字作為延時(shí)單元邏輯的輸出。此后,經(jīng)過(guò)后的延時(shí)邏輯單元輸出的ssl4信號(hào)將快速與鎖相環(huán)鎖定,并把同步后的信號(hào)和時(shí)鐘作為的輸出送給后繼邏輯。

        本文引用地址:http://www.antipu.com.cn/article/152237.htm

        2 仿真分析
        作者對(duì)該電路的設(shè)計(jì)進(jìn)行了仿真分析,結(jié)果顯示,在計(jì)數(shù)器s的初始值為4時(shí),經(jīng)過(guò)兩次early的后,s變?yōu)?,此時(shí)的信號(hào)和時(shí)鐘達(dá)到同步。經(jīng)過(guò)多次以不同輸入數(shù)據(jù)及不同輸入數(shù)據(jù)的延時(shí)仿真證明,本方案能在小于8個(gè)系統(tǒng)時(shí)鐘內(nèi)達(dá)到同步。

        3 結(jié)束語(yǔ)
        本文提出了一個(gè)用于接口的時(shí)鐘電路,它采用改進(jìn)的過(guò)采樣技術(shù),并配合已有的鎖相環(huán)資源和技術(shù)來(lái)實(shí)現(xiàn)信號(hào)與本地時(shí)鐘的同步。該電路結(jié)構(gòu)簡(jiǎn)單、面積小、功耗低,可用于USB2.0接口電路的設(shè)計(jì)中。芯片可采用中芯國(guó)際0.13納米CMOS工藝投片生產(chǎn)。


        上一頁(yè) 1 2 3 下一頁(yè)

        評(píng)論


        相關(guān)推薦

        技術(shù)專(zhuān)區(qū)

        關(guān)閉