中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于USB協(xié)議的DSP高速上位機接口設(shè)計

        基于USB協(xié)議的DSP高速上位機接口設(shè)計

        作者: 時間:2011-08-22 來源:網(wǎng)絡(luò) 收藏

        2.2 FPGA內(nèi)的Linkport口邏輯
        由于Link采用雙時鐘沿傳輸數(shù)據(jù),而同步FPGA系統(tǒng)中,一般只采用單一時鐘的上升沿完成操作,因此需要將FPGA系統(tǒng)工作頻率SCLK設(shè)定為Link時鐘的2倍。然后將該時鐘的兩分頻輸出作為LxCLKOUT信號,有效數(shù)據(jù)則在SCLK的上升沿更新。
        FPGA中的Linkport口模塊電路與A-TS101的Linkport口完全兼容,且采用了雙向雙倍數(shù)據(jù)傳輸DDR技術(shù),能實現(xiàn)雙向雙倍的數(shù)據(jù)傳輸。FPGA中的Link口模塊電路如圖4所示。

        本文引用地址:http://www.antipu.com.cn/article/150316.htm

        f.jpg


        圖5是FPGA內(nèi)實現(xiàn)數(shù)據(jù)上行的Linkport口接收時序仿真圖(Modelsim仿真軟件)。

        a.JPG


        Link口的一大特點就是在收發(fā)數(shù)據(jù)時可以選擇是否需要校驗位VERE比特,VERE的啟用或關(guān)閉可以通過A-TS101中的寄存器來設(shè)置,也可以通過FPGA模塊中的Verein信號置高或置低來設(shè)置。該在FPGA中設(shè)置VERE信號的啟用或關(guān)閉。當VERE啟用后,F(xiàn)PGA模塊中的輸出信號Rx_Vere_Bad用于表征最后接收的128 b數(shù)據(jù)是否正確。由于使用VERE有兩個好處,一是能保證數(shù)據(jù)的完整性;二是能減小在兩個時鐘不嚴格一致的系統(tǒng)中傳輸數(shù)據(jù)時產(chǎn)生數(shù)據(jù)重疊的可能性。因而在中采用了帶數(shù)據(jù)校驗的傳輸方式。



        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉