中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于TMS320C6711的數(shù)字語音壓縮系統(tǒng)

        基于TMS320C6711的數(shù)字語音壓縮系統(tǒng)

        作者: 時間:2011-08-26 來源:網絡 收藏

        通信以信道占用寬頻帶寬為代價實現(xiàn)抗干擾等功能。必須對信號進行編碼。

        本文引用地址:http://www.antipu.com.cn/article/150288.htm

          目前,G.729A算法多是在TI的5000系列DSP上實現(xiàn)單通道或雙通道,而本設計在現(xiàn)有的系列DSP平臺上使用最少的硬件資源和軟件開銷,編碼解碼時間,實現(xiàn)了多通道語音實時壓縮解壓。

          選擇語音壓縮編碼方案

          在評價一個語音壓縮編碼方案時,一般從四個方面考慮:質量、速率、復雜度和延時。目前 ITU-U已制定的G系列標準如表1所示。

          

         ITU-U已制定的G系列標準表

          本需要的是一種低碼率、語音質量良好、低時延、較低算法復雜度的壓縮方案,從表1中可以看出,從低碼率考慮就可以排除G.711、G.721、G.722和G.723。G.726在速率為16Kb/s 時,語音質量為2.0,這顯然是不可以接受的。在余下的G.723.1、G.729、G.729A中,可以看到G.723.1的算法復雜度較大,而且延時較長,所以也被排除。和G.729相比,在算法復雜度方面,G.729A有較大優(yōu)勢。實際上, G.729A是G.729的一個簡化版本,在語音質量基本維持不變的情況下,算法簡化了很多。所以本最后選用 G.729A算法。

          G.729A編碼方案是電話帶寬的語音信號編碼的標準,對輸入語音性質的模擬信號用8kHz、采樣,16比特線性PCM量化。CS-ACELP是碼本激勵線性預測(CELP)的編碼模式,每80個樣點為一語音幀,對語音信號分析并提取各種參數(shù),把這些參數(shù)編碼發(fā)送。在解碼端,把收到的比特流恢復成參數(shù)編碼,解碼后得到各個參數(shù),用自適應碼矢序號從自適應碼本中得到自適應碼矢,用固定碼矢序號從固定碼本中得到固定碼矢,分別乘以它們的增益,按點相加后構成激勵序列。用線性預測濾波器系數(shù)構成合成濾波器。用自適應碼本方法實現(xiàn)長時或基音合成濾波,計算出合成語音后,用后置濾波器進一步增強音質。G.729A算法編碼器原理框圖如圖1所示。

          

        G.729A算法編碼器原理框圖

          圖1 G.729A算法編碼器原理框圖

          硬件設計

          信號處理器具有運行速度快、性價比高、功耗低、開發(fā)快的特點。本系統(tǒng)選擇的是高性能浮點數(shù)字信號處理器,可以成功地實現(xiàn)實時語音壓縮和解壓。

          1 系統(tǒng)原理框圖

          本系統(tǒng)以為核心,外擴32MB SDRAM和2MB FLASH。DSP仿真器用于DSP的在線調試開發(fā),可以通過軟件在線控制DSP的運行狀態(tài),并能夠查看DSP內部寄存器。PC是開發(fā)人員和DSP系統(tǒng)之間的交互界面,通過PC上安裝的CCS集成開發(fā)環(huán)境,開發(fā)人員可以在友好的圖形界面下對目標系統(tǒng)進行操作。系統(tǒng)原理框圖如圖2所示。

          

        基于TMS320C6711的數(shù)字語音壓縮系統(tǒng)硬件圖

          圖2 系統(tǒng)硬件框圖

          2 模擬電路接口設計

          TLV320AIC10芯片模擬電路設計包括麥克風接口設計和揚聲器接口設計,由于TLV320AIC10輸出具有600Ω驅動能力,足夠驅動一個耳機,也可以經過一個功率放大芯片驅動揚聲器,所以輸出電路較為簡單。

          TLV320AIC10內置運算放大器電路,可以方便的與麥克風接口,接口電路如圖3所示。應當注意的是VMID引腳最大輸出電流為5mA,為了防止輸出電流超過限制,應當串聯(lián)一個起保護作用的電位器RP1。

          

        TLV320AIC10內置運算放大器接口電路

          圖3 模擬電路接口

          3 數(shù)字電路接口設計

          TLV320AIC10 支持與 TI 5000和6000 系列的無縫接口。TLV320AIC10 通過 McBSP接口與TMS320C6711 DSP相連,如圖4所示。

          

          圖4 數(shù)字電路接口

          注意,TLV320AIC10采用主模式,由TLV320AIC10 向TMS320C6711 DSP 提供串行通信頻率 SCLK。MCLK 提供TLV320AIC10 的工作頻率,包括串行通信頻率SCLK和采樣頻率fs。串行通信頻率為MCLK 的二分頻,fs與MCLK關系如下:fs= MCLK/(256×N),N = 1,2...,32。在本系統(tǒng)中 N為4,fs為8000,故MCLK是8.19MHz。

          


        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區(qū)

        關閉