中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的UART接口模塊設(shè)計

        基于FPGA的UART接口模塊設(shè)計

        作者: 時間:2011-09-21 來源:網(wǎng)絡(luò) 收藏
        2.1 發(fā)送

        本文引用地址:http://www.antipu.com.cn/article/150190.htm

          發(fā)送由發(fā)送控制進程、寫數(shù)據(jù)進程、并/串轉(zhuǎn)換進程、狀態(tài)操作進程等進程構(gòu)成。其中,最主要的是發(fā)送控制進程,在發(fā)送控制進程中聲明了一個6比特的變量scit_v,由它的取值(狀態(tài)機)狀態(tài)來控制整個發(fā)送過程。scit_v被分為高四位的sh_t和低兩位的sl_,tscit_v在系統(tǒng)復(fù)位后被賦初值28(011100B),每來一個時鐘scit_v增量,每來四個時鐘sh_t增量,當(dāng)sh_t為0111B時發(fā)送起始位,sh_t為1000~1111B時發(fā)送8比特的數(shù)據(jù)。下面給出的是發(fā)送控制進程和發(fā)送接收數(shù)據(jù)進程的原代碼:

          -----數(shù)據(jù)發(fā)送控制進程-----

          PROCESS(clk,reset)

          variablescit_v:integerrange0to63;

          variablescit_s:std_logic_vector(tdownto0);

          BEGIN

          IF(reset=0')'THEN

          scit_v:=0;--000000

          ELSIF(clkE'VENTANDclk=1')'THEN

          IF(scit_v=27)THEN

          IF(tdEMPTY_s=0''ANDwr=1')'THEN

          scit_v:=28;--sci_v=011100

          ELSE

          scit_v:=0;

          ENDIF;

          ELSE

          scit_v:=scit_v+1;

          ENDIF;

          ENDIF;

          scit_s:=conv_std_logic_vector(scit_v,6);

          scit=TO_STDULOGICVECTOR(scit_s);

          ENDPROCESS;

          ------數(shù)據(jù)的串行發(fā)送-----

          PROCESS(sh_t)

          BEGIN

          CASEsh_tIS

          WHEN0111=>txd=0';'

          WHEN1000=>txd=din_latch(0);

          WHEN1001=>txd=din_latch(1);

          WHEN1010=>txd=din_latch(2);

          WHEN1011=>txd=din_latch(3);

          WHEN1100=>txd=din_latch(4);

          WHEN1101=>txd=din_latch(5);

          WHEN1110=>txd=din_latch(6);

          WHEN1111=>txd=din_latch(7);

          WHENOTHERS=>txd=1';'

          ENDCASE;

          ENDPROCESS;

          圖3給出的是發(fā)送數(shù)據(jù)的仿真圖。當(dāng)CS和WR有效時寫入數(shù)據(jù)55H,同時EMPTY被置成無效狀態(tài),開始數(shù)據(jù)的發(fā)送,從圖中可以看到TXD上電平的變化過程,當(dāng)發(fā)送結(jié)束后EMPTY變?yōu)橛行А?/p>

        圖3 發(fā)送數(shù)據(jù)的仿真波形



        關(guān)鍵詞: 模塊 設(shè)計 接口 UART FPGA 基于

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉