中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于PC104的數(shù)據(jù)采集系統(tǒng)的設計

        基于PC104的數(shù)據(jù)采集系統(tǒng)的設計

        作者: 時間:2011-12-20 來源:網(wǎng)絡 收藏

        引言

        本文引用地址:http://www.antipu.com.cn/article/149963.htm

        隨著微電子技術(shù)和網(wǎng)絡的發(fā)展,人們對網(wǎng)絡的認識日益深入。網(wǎng)絡終端產(chǎn)品也越來越受到人們的關(guān)注,嵌入式操作的應用也得到了前所未有的發(fā)展。是一種嵌入式平臺,它與IBM的PC機兼容,具有靈活的可擴展性,其小巧的尺寸非常適合嵌入式的應用。

        本文PCM-3350型嵌入式開發(fā)平臺,最高采集速度可達1Msps,分辨率為12bit,能夠進行通道掃描采集和單通道采集的

        2 系統(tǒng)

        系統(tǒng)主要由放大電路、光藕隔離電路、帶采樣保持器的AD模數(shù)轉(zhuǎn)換器、時鐘電路、CPLD控制電路、數(shù)據(jù)緩存(FIFO)等部分組成,總結(jié)構(gòu)框圖如圖1所示:

        總結(jié)構(gòu)框圖

        圖1 總結(jié)構(gòu)框圖

        2.1 A/D轉(zhuǎn)換數(shù)據(jù)采集電路

        A/D轉(zhuǎn)換選用max1308AD芯片,它是一種采樣速率最高可達1Msps,分辨率為12bit的采集芯片,多達8個通道的同時采樣,+5V模擬電源,+3V至+5V數(shù)字電源,其硬件系統(tǒng)連接如圖2所示:

        max1308AD硬件連接

         圖2 max1308AD硬件連接

        2.2 FIFO存儲電路

        FIFO電路芯片選用IDT公司的IDT7203,它是一個雙端口的存儲緩沖芯片,有2048×9 的存儲結(jié)構(gòu),12ns 的高速存取時間,結(jié)構(gòu)簡單便于操作,內(nèi)部讀、寫指針在先進先出的基礎上可進行數(shù)據(jù)的自動寫入和讀出。

        2.3 CPLD控制電路

        CPLD(EPM7160STC100-6)的是本采集系統(tǒng)的核心,它能夠?qū)?a class="contentlabel" href="http://www.antipu.com.cn/news/listbylabel/label/PC104">PC104地址總線進行譯碼,所產(chǎn)生的邏輯控制信號對各個單元的工作狀態(tài)起控制作用。

        數(shù)據(jù)的讀取可以采用查詢的方式。在PC104 ISA部分,用到ISA的16位數(shù)據(jù)總線D[0..15]。A[0..9]是PC104的地址總線;IOW和IOR是對指定設備的讀寫信號;AEN是允許DMA控制地址總線、數(shù)據(jù)總線及讀寫命令線進行DMA傳輸及對存儲器和IO設備的讀寫。系統(tǒng)工作流程如圖3所示:

        系統(tǒng)工作流程

        圖3 系統(tǒng)工作流程

        數(shù)據(jù)采集系統(tǒng)的工作邏輯框圖如圖4所示:

        數(shù)據(jù)采集系統(tǒng)的邏輯框圖

        圖4 數(shù)據(jù)采集系統(tǒng)的邏輯框圖

        其中,地址譯碼、控制器:只有地址選中該模塊時,A/D 才能工作,同時使PC104工作在16位數(shù)據(jù)線方式,A0到A3分別控制著轉(zhuǎn)換通道的選擇;啟動觸發(fā)器和中斷響應寄存器都位于狀態(tài)控制器內(nèi)部;讀數(shù)據(jù)寄存器:當FIFO不為空,在FIFO中的轉(zhuǎn)換結(jié)果直接進人數(shù)據(jù)總線,第12位到15位 由CPLD提供,使數(shù)據(jù)與其相等再進入16位數(shù)據(jù)總線,完成整個轉(zhuǎn)換過程。

        2.4 采集卡的地址分配

        由于該數(shù)據(jù)采集卡是作為PC104的標準外設進行工作的。PC104規(guī)定,外設的操作地址為A[9:0],在系統(tǒng)軟件設計中要防止地址沖突。PC104中使用A0~A9地址位來表示I/O端口地址,即可有1024個口地址,前512個供系統(tǒng)板使用,后512個供擴充插槽使用,當A9=0時表示為系統(tǒng)板上的口地址;當A9=1時表示擴充插槽接口卡上的口地址[2]。

        采集卡的基地址分配和譯碼地址分配見表1,本文設計的數(shù)據(jù)采集卡的地址范圍是:2E0H—2F7H,不會發(fā)生地址沖突。

        表1:數(shù)據(jù)采集卡的地址分配及譯碼

        數(shù)據(jù)采集卡的地址分配及譯碼

        3 PC104平臺

        PC104平臺硬件采用PC/104總線標準結(jié)構(gòu)設計的產(chǎn)品PCM一3350主板。它是研華新一代高速低耗PC/104系列的代表產(chǎn)品。控制器模塊包括一個主控32位微處理器單元,具有32MRAM和內(nèi)置的非易失存儲器用于數(shù)據(jù)和程序存儲,提供VGA,LCD顯示器接口;該模塊還具有一系列標準通訊口從而提供多種通訊方式,包括串行通訊(RS232,RS485)、以太網(wǎng)等以及一個PC104總線接口。

        4 軟件設計

        本系統(tǒng)中,根據(jù)固態(tài)盤的特點,操作系統(tǒng)軟件采用DOS6.22,以TuborC 2.O作為開發(fā)環(huán)境,應用程序采用C語言和匯編語言相結(jié)合來實現(xiàn)除此在編寫軟件時,首先要設置好I/0板卡的基地址,再根據(jù)基地址來確認其他外圍寄存器端口地址,包括讀寫端口、控制字和通道選擇等地址。

        5 結(jié)束語

        數(shù)據(jù)采集技術(shù)是信息科學的重要組成部分,已廣泛應用于國民經(jīng)濟和國防建設的各個領(lǐng)域,并且隨著科學技術(shù)的發(fā)展,數(shù)據(jù)采集技術(shù)將有廣闊的發(fā)展前景。本文PC104的嵌入式平臺,采用MAX1308AD轉(zhuǎn)換芯片,設計了一個16通道,最高采集速度可達1Msps, 分辨率為12bit的數(shù)據(jù)采集系統(tǒng),由于其小型化易攜帶的特點,此數(shù)據(jù)采集系統(tǒng)可方便地用于野外作業(yè)。



        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉