中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的短幀Turbo譯碼器的實(shí)現(xiàn)

        基于FPGA的短幀Turbo譯碼器的實(shí)現(xiàn)

        作者: 時(shí)間:2012-10-31 來源:網(wǎng)絡(luò) 收藏

        碼雖然具有優(yōu)異的譯碼性能,但是由于其譯碼復(fù)雜度高,譯碼延時(shí)大等問題,嚴(yán)重制約了碼在高速通信系統(tǒng)中的應(yīng)用。因此,如何設(shè)計(jì)一個(gè)簡(jiǎn)單有效的譯碼器是目前碼實(shí)用化研究的重點(diǎn)。本文主要介紹了短幀Turbo譯碼器的,并對(duì)相關(guān)參數(shù)和譯碼結(jié)構(gòu)進(jìn)行了描述。

        本文引用地址:http://www.antipu.com.cn/article/148285.htm

        1 幾種譯碼算法比較


        上一頁 1 2 3 下一頁

        關(guān)鍵詞: 實(shí)現(xiàn) Turbo FPGA 基于

        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉